加速度計多參量數(shù)據(jù)采集系統(tǒng)設計與開發(fā).pdf_第1頁
已閱讀1頁,還剩70頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、數(shù)據(jù)采集是現(xiàn)代工程科技不可或缺的重要組成部分,它是人認識外部物理世界連接的橋梁。數(shù)據(jù)采集可以全面的反映被控對象的狀態(tài),尤其是在航空航天領域,更準確可靠的采集到被控對象的數(shù)據(jù)成了一個很重要的課題,高質量的數(shù)據(jù)采集對提高一國的軍工科技水平和工業(yè)生產水平具有重要的意義。
  本課題根據(jù)嵌入式系統(tǒng)的特點實現(xiàn)了具有實時高精度多參量及控制功能的數(shù)據(jù)采集系統(tǒng)。系統(tǒng)的設計目標是:實時的采集顯示精密離心機的物理信號,并且可以實現(xiàn)對不同數(shù)據(jù)采集需求的

2、設定。系統(tǒng)并且可以實現(xiàn)可擴展化,當某一部分出現(xiàn)損壞時可以隨時更換,提高了測控卡的利用率。并且具有相對廣泛的應用領域,對平臺要求不高,幾乎所有的工控機都可以使用。實現(xiàn)的功能有:信息的局域網(wǎng)通信、數(shù)據(jù)采集功能的嵌入式實現(xiàn)、友好的操作顯示界面。系統(tǒng)以數(shù)據(jù)采集卡作為測控現(xiàn)場的具體執(zhí)行端,通過位于上位機的數(shù)據(jù)采集軟件可以對整個系統(tǒng)進行控制。
  數(shù)據(jù)采集系統(tǒng)的功能架構是以FPGA為主控芯片,設計出一款適合多種場合的ISA卡。FPGA選用片上

3、資源量大,性價比高的EP2C8Q208C8N款芯片。FPGA主要用來實現(xiàn)中斷輸出、AD轉換控制、數(shù)據(jù)輸出控制、脈沖信號輸入、數(shù)據(jù)信號輸出等功能。FPGA用硬件描述語言(Verilog或VHDL)來完成電路設計,經過綜合與布局,可以快速的燒錄至FPGA上進行測試驗證。經調試完畢可以將最后的代碼文件燒錄至EPCS芯片。EPCS芯片是為了使FPGA上電可以進行邏輯配置[1]。
  數(shù)據(jù)采集系統(tǒng)軟件主要由Qt設計完成,Qt是跨平臺C++圖

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論