版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、在3G及更高級的移動通信中的信道編碼方案為Turbo碼。隨著移動通信標準對通信速率突出更高的要求, Turbo基帶芯片也必須做的更快。然而,由于Turbo譯碼的復雜度比較高,要想提高譯碼速度通常只能靠加倍邏輯門的數(shù)量來實現(xiàn),而基帶芯片的面積畢竟有限,僅僅靠提高面積總會遇到瓶頸。為了解決這個辦法,概率計算技術被引入,從而提供一種新的譯碼思路。相比于傳統(tǒng)的加權二進制來表示一個數(shù)據(jù),概率計算使用一串隨機碼流來表示數(shù)據(jù)?;谶@一點我們做了如下幾
2、點工作。
一是理解并仿真了傳統(tǒng)的Turbo譯碼算法中的max-log-MAP算法。論文中探討了使用概率計算方法實現(xiàn)時有可能出現(xiàn)的問題,并通過對計算過程中的參數(shù)加以限制解決了這個問題。
之后設計了幾個概率計算器件,并分析了性能。仿真結果指出這些器件的關鍵指標會對算法的精確度有影響,于是通過軟件仿真確定了它們的參數(shù)。同時,我們也使用仿真程序測試了概率計算譯碼算法的性能,發(fā)現(xiàn)與理想算法相比概率計算方法僅有0.1dB的損失。
3、
接著使用硬件語言設計整個譯碼器。在確定了確定了硬件架構,自底向上編寫了各個部件之后,通過仿真軟件驗證了各個模塊以及整體的有效性,得到的結果與軟件仿真的結果相同。
最后采用130nm工藝觀察所占用資源以及性能。通過使用前端軟件完成了代碼綜合,確定了此設計能夠在100MHz的時鐘的情況下達到600Mbps的速度,若使用先進工藝則能非常容易的達到4G要求。通過將這個數(shù)據(jù)與實際使用的譯碼器的數(shù)據(jù)相比較得知本設計有大約50%
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于概率計算的Turbo譯碼器研究.pdf
- 基于概率計算的超高速全并行Turbo碼譯碼芯片ASIC實現(xiàn).pdf
- 高速并行Turbo譯碼器的設計與實現(xiàn).pdf
- 低延時高速 Turbo 碼譯碼器設計.pdf
- 低延時高速Turbo碼譯碼器設計.pdf
- 高速turbo譯碼器迭代終止策略研究.pdf
- 一種基于ASIC的超高速Q(mào)C-LDPC編譯碼器設計與實現(xiàn).pdf
- CCSDS標準中Turbo譯碼器硬件實現(xiàn)和性能仿真.pdf
- 基于概率計算的LDPC譯碼器設計與實現(xiàn).pdf
- 基于FPGA的高速并行Turbo碼譯碼器的研究與設計.pdf
- 基于概率計算的多碼率LDPC譯碼器設計.pdf
- 基于HSPA的并行Turbo編譯碼器設計.pdf
- 基于LDPC碼和Turbo碼的雙模譯碼器設計.pdf
- 高速LDPC譯碼器的設計及實現(xiàn).pdf
- Turbo碼譯碼器設計及其FPGA實現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器設計.pdf
- 高吞吐率Turbo譯碼器設計與實現(xiàn).pdf
- Turbo碼編譯碼器的研究及DSP實現(xiàn).pdf
- Turbo碼譯碼器的研究與實現(xiàn).pdf
- Turbo碼譯碼器的模擬VLSI實現(xiàn)研究.pdf
評論
0/150
提交評論