基于FPGA邏輯分析儀的研制.pdf_第1頁
已閱讀1頁,還剩63頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、邏輯分析儀是一種專門用于數(shù)字系統(tǒng)的測試儀器,由于其體積龐大、價格昂貴,很大程度上影響了其在實際中的應用,本文通過對VGA顯示的虛擬測試儀器的特性進行研究,設計了一款基于FPGA的邏輯分析儀。工作重點是解決數(shù)據(jù)寫入速度較慢、采樣頻率不高、分析的范圍和質量低等問題。
  文中首先研究了傳統(tǒng)邏輯分析儀的數(shù)據(jù)捕獲部分,由于采用外部寄存器存在穩(wěn)定性能差,數(shù)據(jù)讀進速度緩慢的問題,提出一種使用FPGA內部的M4K塊作為移位寄存器連續(xù)寫入數(shù)據(jù)的方

2、法,可以有效的提高采樣數(shù)據(jù)的速度和性能的穩(wěn)定性。
  在數(shù)據(jù)讀寫方面,使用了兩個異步FIFO一個用于上電初始化的狀態(tài)控制,而另一個則用于正常工作時的狀態(tài)控制,并將FIFO中的數(shù)據(jù)量作為隨機存儲器的狀態(tài)指示,提高了讀、寫和存儲有效數(shù)據(jù)的能力。
  在數(shù)據(jù)存儲部分,由于系統(tǒng)時鐘(FPGA內部的工作時鐘)和輸出的信號之間存在相位的移動。參考SDRAM的數(shù)據(jù)手冊提供的相關時序參數(shù),進行移位估算,并計算出最佳相移是1.2005ns。根

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論