基于AMBA-AHB總線規(guī)范的IP-存儲控制器的設(shè)計.pdf_第1頁
已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、嵌入式微處理器中存儲控制器的設(shè)計非常重要,其功能與性能決定著嵌入式微處理器所支持的外部存儲器的類型以及對外部存儲器的訪問速度,進而決定著整個嵌入式系統(tǒng)的處理速度。隨著AMBA總線規(guī)范成為嵌入式微處理器內(nèi)片上總線的事實標準,設(shè)計一個基于AMBA-AHB總線規(guī)范,支持嵌入式系統(tǒng)常用的存儲器類型的存儲控制器IP,具有非常大的實際意義。 本文提出了一個基于AMBA-AHB總線規(guī)范的存儲控制器的整體設(shè)計方案,支持當(dāng)前嵌入式系統(tǒng)中最普遍使用

2、的幾種存儲設(shè)備:SRAM、ROM、FLASH、SDRAM、CF卡。在完成了整個存儲控制器的整體框架設(shè)計的基礎(chǔ)上,給出了以上各類存儲器的控制器的實現(xiàn)原理以及各子模塊的劃分、設(shè)計實現(xiàn)。該控制器已用VerilogHDL語言實現(xiàn)并已通過基于ARM7TDMICPU核和AMBA總線的系統(tǒng)仿真。 論文首先分析了各類存儲器的結(jié)構(gòu)、控制特點,綜述了AMBASpecification2.0的有關(guān)知識,及其在本文中相應(yīng)的實現(xiàn)策略。在此基礎(chǔ)上,進行了存

3、儲控制器的系統(tǒng)定義及整體結(jié)構(gòu)設(shè)計。在闡述三類存儲器的控制器的設(shè)計時各有側(cè)重:SRAM(包括FLASH、ROM)控制器模塊的設(shè)計側(cè)重于AHB總線規(guī)范與存儲控制器的時序之間的轉(zhuǎn)換解決策略;在進行SDRAM控制器模塊的設(shè)計時,針對SDRAM特有的讀寫方式,特別是在作BURST操作時如何滿足AHB總線規(guī)范,并最大程度的提高總線利用率,以及如何充分利用SDRAM特有的讀寫方式來提高總線讀寫速度等方面,作者提出了自己的實現(xiàn)方法;CF卡控制器模塊的設(shè)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論