AMBA AHB總線關(guān)鍵模塊及存儲器接口的研究與設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩68頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、在超大規(guī)模集成電路設(shè)計(jì)水平飛速發(fā)展的今天,傳統(tǒng)的ASIC設(shè)計(jì)方法已經(jīng)難以滿足越來越多的功能需求,在ASIC設(shè)計(jì)方法學(xué)上發(fā)展起來的系統(tǒng)級芯片(System on Chip, SoC)技術(shù)采用IP核復(fù)用技術(shù)將大量的功能IP核進(jìn)行集成,形成一個功能完整的系統(tǒng)。片上總線技術(shù)在SoC芯片設(shè)計(jì)中為各功能IP核提供標(biāo)準(zhǔn)的總線接口和互聯(lián)結(jié)構(gòu),使IP核的移植和重用更加便捷有效。
  本文簡要介紹了幾種常用片上總線結(jié)構(gòu),重點(diǎn)對AMBA2.0版本總線協(xié)

2、議中的AHB總線進(jìn)行了研究。在分析AMBA2.0總線協(xié)議的基礎(chǔ)上,運(yùn)用Verilog硬件描述語言對 AMBA總線結(jié)構(gòu)中AHB總線內(nèi)部互聯(lián)結(jié)構(gòu)各關(guān)鍵模塊及基于AMBA總線協(xié)議的存儲器接口進(jìn)行RTL級設(shè)計(jì),并對各模塊進(jìn)行功能驗(yàn)證。主要研究內(nèi)容如下:
  (1)研究分析AMBA2.0總線協(xié)議并對AHB高速總線部分進(jìn)行重點(diǎn)研究,分析AHB總線技術(shù)特點(diǎn),規(guī)劃設(shè)計(jì)。本論文內(nèi)容是基于AMBA2.0總線協(xié)議進(jìn)行的,因此需要對該協(xié)議進(jìn)行全面分析研究

3、,通過分析對設(shè)計(jì)進(jìn)行規(guī)劃,確定設(shè)計(jì)目標(biāo)與方向,編寫設(shè)計(jì)規(guī)劃書。
  (2)制定了詳細(xì)設(shè)計(jì)方案與驗(yàn)證方案。設(shè)計(jì)方案闡述了功能模塊的劃分,仲裁算法的選擇等設(shè)計(jì)細(xì)節(jié)。驗(yàn)證方案闡述了驗(yàn)證各模塊是否滿足設(shè)計(jì)規(guī)劃書要求的方案,驗(yàn)證環(huán)境、激勵的產(chǎn)生和測試結(jié)果檢查等步驟的實(shí)現(xiàn)方法。
  (3)對AHB總線內(nèi)部互聯(lián)結(jié)構(gòu)各關(guān)鍵模塊及存儲器接口模塊進(jìn)行RTL級設(shè)計(jì)。根據(jù)制定的設(shè)計(jì)方案,利用Verilog硬件描述語言對各模塊進(jìn)行RTL級設(shè)計(jì)。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論