基于AHB總線的SD-SDHC-MMC控制器設(shè)計及驗證.pdf_第1頁
已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著SoC(System on Chip)芯片復(fù)雜度的提高,IP核復(fù)用(Intellectual Property Core Reuse)技術(shù)開始成為當今SoC設(shè)計中的一個熱點,它可以使設(shè)計者專注于整個系統(tǒng)的設(shè)計,充分利用已有資源,提高設(shè)計速度,降低芯片開發(fā)成本。 為了滿足SoC芯片對SD卡(Secure Digital Card)/SDHC卡(Secure Digital HighCapacity Card)/MMC(Mult

2、iMedia Card)高速存取數(shù)據(jù)的要求,本文設(shè)計了基于高速AHB(Advanced High-Performance Bus)總線并支持DMA(Direct MemoryAccess)傳輸?shù)腟D/SDHC/MMC控制器IP,借助于AHB的標準接口和豐富靈活的配置可以方便地將該IP集成于SoC芯片中。 論文介紹了SD卡規(guī)范和AHB規(guī)范,并對其傳輸協(xié)議進行了簡單分析。確定了控制器的接口和規(guī)格后,論文提出了控制器的設(shè)計方案,然后按

3、自頂向下的設(shè)計思想對控制器進行了模塊劃分并給出了各模塊的實現(xiàn)方法。在不致消耗過多硬件資源的前提下,控制器提供了盡可能多的可配置功能來提高其做為IP核的可重用性??刂破鱎TL(Register Transfer Level)級設(shè)計完成后,論文建立了SD卡模型和AHB Master模型并通過所構(gòu)建的仿真環(huán)境完成了控制器的功能仿真。同時,論文編寫了控制器的驅(qū)動軟件并完成了控制器的FPGA(Field ProgrammableGate Arra

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論