已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著國際通信與IC行業(yè)的飛速發(fā)展,DSP技術在通信、控制、航天等技術領域的廣泛應用,DSP處理器不管從結構設計還是到工藝制造都的到了飛速的發(fā)展。因而設計具有自主知識產(chǎn)權的IP核有著重大而深遠的意義。
針對32位定點DSP的設計展開工作,主要研究重點在DSP外設的設計,完成了外設模塊SCI、片上Flash測試接口、定時器以及內部ROM的設計。從通用32位定點DSP的角度,分析研究了32位定點DSP的結構以及外設的特點。分別對SC
2、I串行通信接口、片上Flash測試接口,定時器以及片內ROM的設計作了詳細的驗證。
通過對串行接口功能模塊的劃分,完成了串口控制寄存器的設計與功能描述,實現(xiàn)了對串口的控制。完成了串口時鐘與幀同步控制器模塊的設計實現(xiàn)了任意分頻。完成了串口收發(fā)狀態(tài)機的設計實現(xiàn)了串口的收發(fā)功能。狀態(tài)的設計中采用結構化的主從狀態(tài)機實現(xiàn),提高了串口的收發(fā)效率。
結合對FlashIP接口分析以及測試的要求,實現(xiàn)了測試接口引腳復用設計和接口邏輯轉
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- X-DSP關鍵外設的設計與驗證.pdf
- 一種32位DSP cache的設計與驗證技術研究.pdf
- 32位高性能M-DSP浮點ALU的設計優(yōu)化與驗證.pdf
- 16位定點DSP結構的設計.pdf
- 基于32位定點dsp的軌道電路信號接收研究
- 基于32位定點DSP的軌道電路信號接收研究.pdf
- 16位定點DSP核心單元的設計.pdf
- X-DSP定點乘累加的設計優(yōu)化與驗證.pdf
- 16位定點DSP軟核的設計.pdf
- 32位高性能DSP SIMD向量存儲器的設計和驗證.pdf
- 增強型16位定點DSP的設計與研究.pdf
- 32位浮點DSP控制通路設計.pdf
- 16位DSP IP核的設計與驗證技術.pdf
- M-DSP中定點乘加部件的設計驗證與優(yōu)化.pdf
- 32位高性能M-DSP中支持高效數(shù)據(jù)傳輸?shù)腄MA設計與驗證.pdf
- 適用于IP設計的16位定點DSP的設計.pdf
- 32位浮點DSP數(shù)據(jù)通路的研究與設計.pdf
- 32位高性能DSP芯片的版圖設計流程.pdf
- M-DSP定點運算單元及混洗單元的設計驗證與優(yōu)化.pdf
- 采用最新32位DSP的配電監(jiān)控終端的設計.pdf
評論
0/150
提交評論