

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、復(fù)旦大學(xué)碩士學(xué)位論文無線通信中ReedSolomon編譯碼器的VLSI實(shí)現(xiàn)研究姓名:李志勇申請學(xué)位級別:碩士專業(yè):電路與系統(tǒng)指導(dǎo)教師:周汀2000.5.1摘要AbstractReed—Solomon(RS)codehasbeenwidelyusedincommunicationsystem,magneticstorage,andsooilThepaperpresentsaDSP—basedReed—Solomoncodecprocess
2、whichisnamedRS—DSPTheproposedprocessorCallaccomplishrate—adaptiveencodinganddecodingofRS(245,200)whendatarateis384kbpsandRS(225,180)whendatarateis144kbpsTheprocessor,togetherwithinterleaverandconvolutioualencoder/Viterbi
3、decoder,canmakeupofaconcatenatedRS/ViterbichannelcodingsystemsuitableforwirelesscommunicationOnthebasisofcomparingvariousRScodecalgorithms,anapplicationspecificDSPstructureisproposedtoimplementRScodecwiththehighesteffici
4、encyAdesignflowtodesignRS—DSPisalsoproposedThealgorithmissimulatedusingClanguageandoptimizedforVLSIimplementationVHDLisusedtodescriptstructuredofRSDSPinastructureandtop—downwayforthesoftwareandhardwareCOdesignAsoftwaresi
5、mulatorisdevelopedtoprogramtheassemblycodeconvinenttyTheFPGAhardwareverificationplatformnotonlycanrunreal—timesimulaton,butalsoisaquickprototypeforASICdesign,thedesigncanbetransferedtoASICdesignwithoutmodificationTheFPGA
6、platformprovideconvinenceforthefuturechipandsystemtestingWehaveadopteddifferenttestschemesfordifferentpartsofDSPandthecoreofDSPusefullscanandATPGtestwithhighfaultcoverageThelayoutdesignusetiming—drivenflowwichCanobtainop
7、timizedplaceandrouteresultandmoreaccuratedelayvalueTheresultsofsoftwaresimulation,hardwareverficationshowthatthechipcanmeetallthefunctionsItcanbeusedinchannelcodingofcomnmnicatonsystemandobtainsmallchipareaandIOWpower無線通
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- Reed-Solomon編譯碼算法研究與硬件實(shí)現(xiàn).pdf
- QAM解調(diào)芯片中Reed-Solomon譯碼的設(shè)計(jì)與VLSI實(shí)現(xiàn).pdf
- 高效Reed-Solomon碼硬判決譯碼器的研究與設(shè)計(jì).pdf
- Reed-Solomon碼軟判決譯碼技術(shù)的研究與實(shí)現(xiàn).pdf
- 基于VHDL語言的Reed-Solomon編譯碼IP模塊的設(shè)計(jì).pdf
- Reed-Solomon碼編解碼器的VLSI實(shí)現(xiàn)研究.pdf
- Reed-Solomon碼軟譯碼技術(shù)研究.pdf
- Reed-Solomon算法在PDF417譯碼中的實(shí)現(xiàn).pdf
- Reed-Solomon碼編譯碼的實(shí)現(xiàn)及其在衰落信道上的糾錯性能.pdf
- Reed-Solomon碼代數(shù)軟譯碼算法研究.pdf
- 基于SystemC的Reed-Solomn編譯碼器的實(shí)現(xiàn).pdf
- Reed-Solomon編解碼器的硬件實(shí)現(xiàn).pdf
- Reed-Solomon編碼器的設(shè)計(jì).pdf
- Reed-Solomon碼在無線問答信號設(shè)計(jì)中的應(yīng)用.pdf
- 無線光通信中Viterbi譯碼器FPGA設(shè)計(jì)實(shí)現(xiàn).pdf
- 基于虛擬無線電實(shí)現(xiàn)的寬帶無線通信信道譯碼器.pdf
- UWB無線通信中的信道編解碼VLSI實(shí)現(xiàn).pdf
- Reed-Solomon碼低功耗編碼器和基于FFT的頻域譯碼算法的研究.pdf
- DVD伺服芯片中Reed-Solomon碼解碼器的研究與FPGA實(shí)現(xiàn).pdf
- 微小衛(wèi)星通信中基于FPGA的RS碼編譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
評論
0/150
提交評論