版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、本文在研究RS碼的理論和分析DVD標(biāo)準(zhǔn)的基礎(chǔ)上,從算法實現(xiàn)、電路結(jié)構(gòu)、流程控制等角度進(jìn)行一系列優(yōu)化,給出了一種基于DVD應(yīng)用的全程流水線糾錯糾刪RS-PC譯碼器芯片的設(shè)計。該譯碼器芯片的主要模塊包括行RS(182,172)譯碼器、列RS(208,192)譯碼器和數(shù)據(jù)塊緩沖管理器。在RS譯碼器的設(shè)計中,采用分解的無逆Berlekamp-Massey算法,降低了設(shè)計的復(fù)雜度,實現(xiàn)了能夠同時糾錯和糾刪;采用三級流水線的結(jié)構(gòu),使RS譯碼處理的速
2、度達(dá)到每時鐘一個符號;采用模塊復(fù)用的設(shè)計思想實現(xiàn)求解關(guān)鍵方程,達(dá)到面積優(yōu)化和電路規(guī)整。在數(shù)據(jù)塊緩沖管理器的設(shè)計中,采用一種基于二維數(shù)據(jù)重排的訪問方式,實現(xiàn)高速高效的DRAM訪問。在RS-PC譯碼器芯片的頂層,采用外接DRAM的緩沖管理器,通過了專用的行譯碼器和列譯碼器,實現(xiàn)行列譯碼的兩級流水線處理,實現(xiàn)全程流水線處理的RS-PC譯碼器,提高了譯碼的運算速度。本文在DVD標(biāo)準(zhǔn)的基礎(chǔ)上,定義RS-PC譯碼器設(shè)計規(guī)范;為驗證采用的算法和產(chǎn)生
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于DVD應(yīng)用的RS編譯碼器的研究和FPGA實現(xiàn).pdf
- 基于PLD的RS碼編譯碼器設(shè)計.pdf
- 基于CMMB標(biāo)準(zhǔn)的RS譯碼器的設(shè)計.pdf
- 基于BM算法的RS譯碼器IP核設(shè)計.pdf
- 基于SDR應(yīng)用的RS編譯碼器研究及實現(xiàn).pdf
- 基于EDCME算法的RS譯碼器IP核設(shè)計.pdf
- RS譯碼器的研究與實現(xiàn).pdf
- RS碼硬件譯碼器的實現(xiàn).pdf
- RS編譯碼器的IP核設(shè)計.pdf
- 數(shù)字電視中的RS譯碼器及LDPC編譯碼器設(shè)計與硬件實現(xiàn).pdf
- 基于DVD應(yīng)用的RS碼譯碼算法優(yōu)化及其VLSI設(shè)計.pdf
- 基于DVB的RS(255,239)碼譯碼器的ASIC設(shè)計.pdf
- 基于ME算法的RS譯碼器的設(shè)計和FPGA實現(xiàn).pdf
- 基于Verilog語言的RS(255,247)編譯碼器設(shè)計.pdf
- 基于RS-TPMP的多標(biāo)準(zhǔn)LDPC譯碼器設(shè)計與實現(xiàn).pdf
- rs系列編譯碼器的設(shè)計與fpga實現(xiàn)
- 基于FPGA的LDPC譯碼器設(shè)計.pdf
- 一種串行低功耗的RS譯碼器設(shè)計.pdf
- RS譯碼器算法研究與實現(xiàn).pdf
- 基于并行分層譯碼算法的LDPC譯碼器設(shè)計.pdf
評論
0/150
提交評論