版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、編譯碼是數(shù)字通信系統(tǒng)中一個(gè)十分重要的環(huán)節(jié),它的性能直接決定了一個(gè)數(shù)字通信系統(tǒng)性能的優(yōu)劣。長期以來人們一直在探索更加簡便、可靠、數(shù)據(jù)冗余度低的編譯碼方法,尤其是在海量存儲與高速數(shù)據(jù)傳輸應(yīng)用中。 本文工作所依據(jù)的復(fù)數(shù)旋轉(zhuǎn)碼,就是為了解決已有差錯(cuò)控制編碼在糾正多位錯(cuò)時(shí)譯碼算法復(fù)雜而誕生的。在近年的研究中,特別是在迭代譯碼思想引入后,不但保留了其算法簡便的優(yōu)點(diǎn),還極大地提高了其譯碼性能,從而為實(shí)際應(yīng)用扣下了基礎(chǔ)。 本文基于FPG
2、A技術(shù),設(shè)計(jì)了一種高碼率(47,13)復(fù)數(shù)旋轉(zhuǎn)碼編碼器和譯碼器,并在ALTERA公司的開發(fā)板上實(shí)現(xiàn)了4次迭代譯碼算法。測試結(jié)果表明,譯碼器運(yùn)行過程穩(wěn)定,結(jié)果正確。 本文分為六章。第一章為緒論,介紹了復(fù)數(shù)旋轉(zhuǎn)碼的產(chǎn)生背景、相關(guān)研究及硬件實(shí)現(xiàn)平臺。第二章為復(fù)數(shù)旋轉(zhuǎn)碼編碼譯碼原理,討論了復(fù)數(shù)旋轉(zhuǎn)碼編碼原理、譯碼原理以及改進(jìn)后的迭代大數(shù)譯碼原理,用C語言進(jìn)行了仿真并分析了其結(jié)果和性能。第三章為FPGA編碼器的設(shè)計(jì),介紹了FPGA編碼器的
3、引腳、硬件結(jié)構(gòu)、內(nèi)外部信號及其設(shè)計(jì)過程。第四章為FPGA譯碼器的設(shè)計(jì),介紹了FPGA譯碼器的引腳、硬件結(jié)構(gòu)、內(nèi)外部信號及其設(shè)計(jì)過程,迭代譯碼的硬件實(shí)現(xiàn)方法。第五章為FPGA譯碼器性能分析,首先提出了基于ALTERA公司開發(fā)板的一種硬件仿真方法:然后對譯碼器硬件仿真結(jié)果與其軟件仿真結(jié)果比較,從而證明了其正確性:最后還將仿真結(jié)果與一種同樣具有高碼率的RS碼譯碼器的仿真結(jié)果進(jìn)行了對比分析,為其今后走向?qū)嶋H應(yīng)用提供了一定的依據(jù)。最后一章是結(jié)論與
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的Turbo碼編譯碼器設(shè)計(jì).pdf
- 基于FPGA的Turbo碼編譯碼器實(shí)現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器研發(fā).pdf
- 基于FPGA的Turbo碼編譯碼器研究.pdf
- LDPC碼迭代譯碼器的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的多元LDPC碼編譯碼器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的QC-LDPC編譯碼器研究.pdf
- 基于迭代系統(tǒng)的LDPC碼編譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器的硬件實(shí)現(xiàn).pdf
- 基于fpga的多元ldpc碼編譯碼器設(shè)計(jì)與實(shí)現(xiàn)
- 高速率LDPC編譯碼器的FPGA實(shí)現(xiàn).pdf
- 高速LDPC編譯碼器的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于FPGA的LDPC譯碼器設(shè)計(jì).pdf
- 基于LTE系統(tǒng)Turbo碼編譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- LTE系統(tǒng)Turbo編譯碼器的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- Turbo碼編譯碼器FPGA實(shí)現(xiàn)的研究.pdf
- rs系列編譯碼器的設(shè)計(jì)與fpga實(shí)現(xiàn)
- LDPC碼高效編譯碼器設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- LDPC碼的高速編譯碼器設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- 卷積Turbo碼編譯碼器FPGA實(shí)現(xiàn)的研究.pdf
評論
0/150
提交評論