

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著超大規(guī)模集成電路集成度和工作頻率的不斷提高,電源網(wǎng)格完整性分析變得越來越重要,一般有四個關(guān)鍵問題:IR電壓降分析、接地點電勢上升(ground bounce)分析、來自引腳電感的Ldi/dt分析和電子遷移率EM分析.該文以IRdrop分析為主,接地點電勢上升分析的原理和電壓降分析基本一樣.電源網(wǎng)格的IR drop分析可以分為四步完成:首先提取電源網(wǎng)格的版圖參數(shù);然后根據(jù)需要(通常根據(jù)網(wǎng)絡(luò)大小)對電源網(wǎng)格進(jìn)行劃分,同時提取各實例的工作
2、電流;對電源網(wǎng)格進(jìn)行有效壓縮;最后建立全局和子網(wǎng)網(wǎng)絡(luò)的節(jié)點電壓方程,求解各方程得到全部節(jié)點的電壓降.對于當(dāng)前百萬門級的設(shè)計來說,電源網(wǎng)格的節(jié)點規(guī)模也成百萬上億.常規(guī)的線性方程組求解方法無論是在速度上還是在占用內(nèi)存空間的數(shù)量上都無法處理如此大規(guī)模的網(wǎng)格,因此如何快速有效地求解這樣一個大型網(wǎng)格無疑是一個極具挑戰(zhàn)性的問題.該文在原有工具上提出了改進(jìn)的分層求解算法:具有自動糾正劃分出錯點的劃分技術(shù);具備兩重壓縮器,極大簡化了電路,降低了電路的求
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 超深亞微米集成電路銅互連可靠性研究.pdf
- 深亞微米集成電路互連極限的研究.pdf
- 集成電路超深亞微米互連效應(yīng)與物理設(shè)計研究.pdf
- 深亞微米集成電路的失效定位技術(shù).pdf
- 深亞微米集成電路的低功耗設(shè)計.pdf
- 深亞微米高速CMOS集成電路的ESD研究.pdf
- 深亞微米集成電路制造中的失效分析應(yīng)用.pdf
- 深亞微米集成電路可制造性設(shè)計研究.pdf
- 超深亞微米CMOS集成電路功耗估計方法及相關(guān)算法研究.pdf
- 超深亞微米集成電路互連線串?dāng)_估計及優(yōu)化.pdf
- 深亞微米集成電路互連RC網(wǎng)絡(luò)約簡算法分析.pdf
- 超深亞微米集成電路可靠性設(shè)計與建模方法.pdf
- 超深亞微米集成電路可制造性驗證與設(shè)計技術(shù)研究.pdf
- 深亞微米級集成電路早期失效檢測的研究.pdf
- 深亞微米集成電路的互連建模與時序優(yōu)化.pdf
- 深亞微米集成電路工藝制備中的缺陷問題研究.pdf
- 超深亞微米集成電路制造過程中光學(xué)鄰近效應(yīng)模擬的研究.pdf
- 亞微米、深亞微米CMOS集成電路靜電保護(hù)結(jié)構(gòu)設(shè)計研究.pdf
- 深亞微米集成電路互連電阻異常分析及其解決方法.pdf
- 深亞微米集成電路結(jié)構(gòu)-工藝及相關(guān)微分析技術(shù)研究.pdf
評論
0/150
提交評論