版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、基準(zhǔn)電壓源模塊廣泛的應(yīng)用于模擬和混合電路中,如A/D、D/A轉(zhuǎn)換器,電壓調(diào)諧器,電壓表,電流表等測(cè)試儀器以及偏置電路。其輸出的基準(zhǔn)信號(hào)穩(wěn)定,與電源電壓、溫度以及工藝的變化無(wú)關(guān),它的溫度穩(wěn)定性以及抗噪性能影響著整個(gè)電路系統(tǒng)的精度和性能。本文從低壓低功耗的角度設(shè)計(jì)了一個(gè)基準(zhǔn)電壓源,采用SMIC 0.18um、1.8V N阱CMOS工藝實(shí)現(xiàn),要求基準(zhǔn)電壓源隨溫度(-55℃-125℃)和隨電源電壓(1.6V-2.0V)的變化小于0.5mV,即要
2、求溫度系數(shù)小于5ppm/℃,電源電壓抑制比大于60dB。 本文首先介紹了基準(zhǔn)電壓源的各項(xiàng)技術(shù)指標(biāo),總結(jié)了基準(zhǔn)電壓源設(shè)計(jì)的基礎(chǔ)知識(shí),并對(duì)基準(zhǔn)電壓源電路進(jìn)行了原理分析。 接著進(jìn)行了基準(zhǔn)電壓源的設(shè)計(jì),包括帶隙基準(zhǔn)核心電路及對(duì)該帶隙輸出電壓的處理電路。用Hspice進(jìn)行仿真,運(yùn)放的增益達(dá)到80dB,帶隙的溫度系數(shù)在-55℃到125℃內(nèi)前仿可達(dá)到4.87ppm/℃,后仿可達(dá)4.94 ppm/℃。輸出電壓隨電源電壓的變化(1.5V-
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 低壓低功耗CMOS帶隙基準(zhǔn)電壓源設(shè)計(jì).pdf
- 低壓低功耗cmos帶隙基準(zhǔn)電壓源的設(shè)計(jì)與仿真
- 1V以下低電壓低功耗帶隙基準(zhǔn)電路設(shè)計(jì).pdf
- 低功耗高精度帶隙基準(zhǔn)源的設(shè)計(jì).pdf
- 高精度CMOS帶隙電壓基準(zhǔn)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 低電壓低功耗CMOS RSSI電路的研究.pdf
- 高精度低功耗帶隙基準(zhǔn)源電路的設(shè)計(jì).pdf
- 納米工藝下低壓低功耗高精度電壓基準(zhǔn)源的研究與設(shè)計(jì).pdf
- 低壓低功耗高精度基準(zhǔn)源研究.pdf
- 高精度低溫漂帶隙基準(zhǔn)電壓源的設(shè)計(jì).pdf
- CMOS帶隙基準(zhǔn)電壓源的設(shè)計(jì).pdf
- 高精度高電源電壓抑制比CMOS帶隙基準(zhǔn)源設(shè)計(jì).pdf
- 一種高精度帶隙基準(zhǔn)電壓源的設(shè)計(jì).pdf
- 高精度曲率校正帶隙基準(zhǔn)電壓源的設(shè)計(jì).pdf
- 基于動(dòng)態(tài)閾值低功耗CMOS基準(zhǔn)電壓源設(shè)計(jì).pdf
- CMOS帶隙基準(zhǔn)電壓源的設(shè)計(jì)研究.pdf
- 一種高精度BiCMOS帶隙電壓基準(zhǔn)源的設(shè)計(jì).pdf
- 超低功耗CMOS基準(zhǔn)電壓源的研究與設(shè)計(jì).pdf
- 一種應(yīng)用在65納米CMOS系統(tǒng)級(jí)芯片中的低壓低功耗、高精度帶隙基準(zhǔn)源.pdf
- 納米工藝下低壓低功耗帶隙基準(zhǔn)源的研究.pdf
評(píng)論
0/150
提交評(píng)論