16QAM解調(diào)模塊的設(shè)計實現(xiàn)與性能驗證.pdf_第1頁
已閱讀1頁,還剩77頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、為了形成具有自主知識產(chǎn)權(quán)的16QAM(quadratureamplitudemodulation)數(shù)字解調(diào)模塊,同時結(jié)合重慶西南集成電路設(shè)計有限公司的研發(fā)項目,本文就16QAM數(shù)字解調(diào)性能驗證這一課題展開研究。
  本文在簡要介紹16QAM調(diào)制解調(diào)機(jī)制的基礎(chǔ)上,深入研究了當(dāng)前的16QAM數(shù)字解調(diào)方案,同時給出了本文的解調(diào)方案,并對解調(diào)器中的各個子模塊,如匹配濾波器模塊、頻偏觀測器模塊、載波恢復(fù)模塊、碼元同步模塊、低通濾波器模塊進(jìn)行

2、了詳細(xì)的設(shè)計。在此基礎(chǔ)上成功開發(fā)出了整個解調(diào)系統(tǒng)的源代碼。
  根據(jù)16QAM數(shù)字解調(diào)系統(tǒng)對頻偏的嚴(yán)格要求,選取叉積鑒頻器來構(gòu)建頻率同步環(huán)路;根據(jù)16QAM調(diào)制信號的特點,選取平方根升余弦滾降濾波器作為匹配濾波器;根據(jù)載波相位快速跟蹤且抖動較小的要求,選擇改進(jìn)的判決反饋鑒相器為基礎(chǔ)構(gòu)建的載波恢復(fù)環(huán)路;根據(jù)系統(tǒng)對碼元同步的嚴(yán)格要求,選擇基于SquaringTiming算法的前饋碼元同步環(huán)路。在此基礎(chǔ)上,對所提出的16QAM解調(diào)方案進(jìn)

3、行了系統(tǒng)浮點數(shù)仿真、定點數(shù)仿真和FPGA(Field-ProgrammableGateArray)原型驗證,對技術(shù)實現(xiàn)中的關(guān)鍵技術(shù)和難點進(jìn)行了研究分析和改進(jìn)優(yōu)化。
  本文首先通過比較分析各種解調(diào)算法性能,依據(jù)系統(tǒng)參數(shù)要求,確定了符合性能要求的解調(diào)方案;其次,建立了系統(tǒng)仿真模型,對解調(diào)模型進(jìn)行了浮點數(shù)仿真,以證明本文的解調(diào)系統(tǒng)性能滿足項目的性能指標(biāo),在此基礎(chǔ)上為實現(xiàn)低功耗和誤差控制進(jìn)行了定點數(shù)仿真,再次用VerilogHDL語言對

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論