已閱讀1頁,還剩51頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著信號處理技術(shù)的發(fā)展,數(shù)字波束形成(DBF)技術(shù)在現(xiàn)代雷達(dá)和通信系統(tǒng)中的應(yīng)用越來越廣泛。它利用數(shù)字信號處理的方法形成多個獨立的波束。每個波束的主瓣對準(zhǔn)期望方向,零陷對準(zhǔn)干擾源方向。本文研制完成了基于多片DSPs的DBF處理器和DBF接收陣系統(tǒng)的組裝與測試。本文的主要貢獻(xiàn)包括以下幾個部分: 1、完成了基于4片TMS320C6701 DSPs的DBF權(quán)重計算電路板的設(shè)計和硬件調(diào)試以及并行處理軟件的開發(fā)。該電路采用了標(biāo)準(zhǔn)的cPCI總
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 數(shù)字陣列雷達(dá)DBF處理器的設(shè)計與系統(tǒng)測試.pdf
- 數(shù)字陣列雷達(dá)DBF處理器的設(shè)計與實現(xiàn).pdf
- 某雷達(dá)信號處理器自動測試系統(tǒng)研制.pdf
- 雙基地炮位偵校雷達(dá)DBF處理器的設(shè)計與實現(xiàn).pdf
- 數(shù)字陣列雷達(dá)DBF處理器的降秩算法研究與實現(xiàn).pdf
- 數(shù)字接收陣列DBF處理器的設(shè)計與實現(xiàn).pdf
- 鋸齒波線性調(diào)頻雷達(dá)實驗系統(tǒng)信號處理器的研制.pdf
- 基于PowerPC的自適應(yīng)DBF處理器研究.pdf
- VTS雷達(dá)雜波處理器的研究與設(shè)計.pdf
- 基于雙核處理器的ADCP系統(tǒng)研制與開發(fā).pdf
- 機載雷達(dá)信號處理器的設(shè)計.pdf
- 微機型繼電保護(hù)測試儀的研制——微處理器系統(tǒng)設(shè)計.pdf
- 雷達(dá)測波系統(tǒng)信息處理器的設(shè)計與實現(xiàn).pdf
- 基于多核DSP的HPRF-PD數(shù)字陣列雷達(dá)信號處理器研制與實現(xiàn).pdf
- 收發(fā)DBF雷達(dá)系統(tǒng)中的軟件無線電電路研制.pdf
- 相控陣?yán)走_(dá)信號處理器的FPGA設(shè)計與實現(xiàn).pdf
- 雷達(dá)信號處理器測試臺中通信接口卡的設(shè)計與實現(xiàn).pdf
- RT-DSP繼電保護(hù)測試裝置的研制—微處理器系統(tǒng)設(shè)計.pdf
- 基于數(shù)字信號處理器的電機測試裝置的研制.pdf
- 基于多核處理器的雷達(dá)信號實時處理系統(tǒng)研究.pdf
評論
0/150
提交評論