

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、數(shù)字時鐘的設計摘要:在這快速發(fā)展的年代,時間對人們來說是越來越寶貴,在快節(jié)奏的生活時,人們往往忘記了時間,一旦遇到重要的事情而忘記了時間,這將會帶來很大的損失。因此我們需要一個定時系統(tǒng)來提醒這些忙碌的人。數(shù)字化的鐘表給人們帶來了極大的方便。近些年,隨著科技的發(fā)展和社會的進步,人們對數(shù)字鐘的要求也越來越高,傳統(tǒng)的時鐘已不能滿足人們的需求。本設計主要研究基于FPGA的數(shù)字鐘,要求時間以24小時為一個周期顯示時、分、秒。關鍵字:數(shù)字時鐘,ED
2、A,F(xiàn)PGA,VHDL,Max_Plus_II引言本設計采用的VHDL是一種全方位的硬件描述語言,具有極強的描述能力,能支持系統(tǒng)行為級、寄存器傳輸級和邏輯門級三個不同層次的設計;支持結構、數(shù)據(jù)流、行為三種描述形式的混合描述、覆蓋面廣、抽象能力強,因此在實際應用中越來越廣泛。ASIC是專用的系統(tǒng)集成電路,是一種帶有邏輯處理的加速處理器。而FPGA是特殊的ASIC芯片,與其他的ASIC芯片相比,它具有設計開發(fā)周期短、設計制造成本低、開發(fā)工具
3、先進、標準產(chǎn)品無需測試、質量穩(wěn)定以及可實時在線檢測等優(yōu)點。鐘表的數(shù)字化給人們生產(chǎn)生活帶來了極大的方便,而且大大地擴展了鐘表原先的報時功能。諸如定時自動報警、定時啟閉電路、定時開關烘箱、通斷動力設備,甚至各種定時電氣的自動啟用等,所有這些,都是以鐘表數(shù)字化為基礎的。因此,研究數(shù)字鐘及擴大其應用,有著非?,F(xiàn)實的意義。1.課題相關技術的發(fā)展當今電子產(chǎn)品正向功能多元化體積最小化功耗最低化的方向發(fā)展。它與傳統(tǒng)的電子產(chǎn)品在設計上的顯著區(qū)別師大量使用
4、大規(guī)??删幊踢壿嬈骷巩a(chǎn)品的性能提高,體積縮小,功耗降低.同時廣泛運用現(xiàn)代計算機技術,提高產(chǎn)品的自動化程度和競爭力,縮短研發(fā)周期。EDA技術正是為了適應現(xiàn)代電子技術的要求,吸收眾多學科最新科技成果而形成的一門新技術。美國ALTERA公司的可編程邏輯器件采用全新的結構和先進的技術,加上MaxplusII(或最新的QUARTUS)開發(fā)環(huán)境,更具有高性能,開發(fā)周期短等特點,十分方便進行電子產(chǎn)品的開發(fā)和設計。EDA技術,技術以大規(guī)??删幊踢壿?/p>
5、器件為設計載體,以硬件描述語言為系統(tǒng)邏輯描述主要表達方式,以計算機、大規(guī)??删幊踢壿嬈骷拈_發(fā)軟件及實驗開發(fā)系統(tǒng)為設計工具,通過有關的開發(fā)軟件,自動完成用軟件的方式設計的電子系統(tǒng)到硬件系統(tǒng)的邏輯編譯,邏輯化簡,邏輯分割,邏輯映射,編程下載等工作。最終形成集成電子系統(tǒng)或專用集成芯片的一門新技術。本設計利用VHDL硬件描述語言結合可編程邏輯器件進行的,并通過數(shù)碼管動態(tài)顯示計時結果。數(shù)字鐘可以由各種技術實現(xiàn),如單片機等.利用可編程邏輯器件具有
6、其他方式?jīng)]有的特點,它具有易學,方便,新穎,有趣,直觀,設計與實驗項目成功率高,理論與實踐結合緊密,體積小,容量大,IO口豐富,易編程和加密等特點,并且它還具有開放的界面,豐富的設計庫,模塊化的工具以及LPM定制等優(yōu)良性能,應用非常方便。因此,本設計采用可編程邏輯器件實現(xiàn)。本設計主要研究基于FPGA的數(shù)字鐘,要求時間以24小時為一個周期顯示年、月、日、時、分、秒。具有校時以及報時功能,可以對年、月、日、時、分及秒進行單獨校對,使其校正到
7、標準時間。圖21頂層電路設計原理圖4.數(shù)字時鐘的底層模塊設計4.1秒模塊設計圖31秒模塊頂層設計原理圖4.1.1秒模塊VHDL程序libraryieeeuseieee.std_logic_1164.alluseieee.std_logic_unsigned.allentitysecispt(clkresetmin_set:instd_logicclk為1Hz的秒脈沖輸入信號,reset為秒清零(復位)信號min_set為分鐘調(diào)整enmi
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 用vhdl語言編寫的數(shù)字鐘程序
- 基于vhdl語言編寫的多功能數(shù)字鐘論文
- 基于vhdl簡易數(shù)字鐘設計
- eda數(shù)字鐘課程設計--用vhdl語言實現(xiàn)數(shù)字鐘的設計
- vhdl語音數(shù)字鐘設計()
- 基于vhdl的數(shù)字鐘設計[開題報告]
- 基于vhdl數(shù)字鐘的設計與分析
- 畢業(yè)設計----基于 vhdl語言的多功能數(shù)字鐘設計
- 基于vhdl的數(shù)字鐘設計[任務書]
- 基于vhdl的數(shù)字鐘設計【畢業(yè)論文】
- vhdl課程設計--數(shù)字鐘的設計
- vhdl課程設計---多功能數(shù)字鐘
- eda課程設計報告--基于vhdl的數(shù)字鐘的設計
- cpldvhdl語言數(shù)字鐘(含秒表)設計
- 數(shù)字鐘
- 基于fpga的數(shù)字鐘設計
- 基于dsp的數(shù)字鐘設計
- 基于fpga的數(shù)字鐘設計
- 數(shù)字鐘畢業(yè)設計---可調(diào)數(shù)字鐘設計
- 數(shù)字鐘.doc
評論
0/150
提交評論