版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、和可靠性有關(guān)的幾個(gè)概念和可靠性有關(guān)的幾個(gè)概念建立時(shí)間和保持時(shí)間建立時(shí)間和保持時(shí)間圖1建立時(shí)間(setuptime)是指在觸發(fā)器的時(shí)鐘信號(hào)上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時(shí)間,如果建立時(shí)間不夠,數(shù)據(jù)將不能在這個(gè)時(shí)鐘上升沿被打入觸發(fā)器;保持時(shí)間(holdtime)是指在觸發(fā)器的時(shí)鐘信號(hào)上升沿到來以后,數(shù)據(jù)穩(wěn)定不變的時(shí)間,如果保持時(shí)間不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。如圖1。數(shù)據(jù)穩(wěn)定傳輸必須滿足建立和保持時(shí)間的要求,當(dāng)然在一些情況下,建立時(shí)間和保
2、持時(shí)間的值可以為零。PLDFPGA開發(fā)軟件可以自動(dòng)計(jì)算兩個(gè)相關(guān)輸入的建立和保持時(shí)間(如圖2)競(jìng)爭(zhēng)和冒險(xiǎn)競(jìng)爭(zhēng)和冒險(xiǎn)幾乎所有關(guān)于數(shù)字電路的教材,都會(huì)提到數(shù)字電路中的競(jìng)爭(zhēng)和冒險(xiǎn)問題,但是這個(gè)問題往往被我們忽略。我們可以先來回顧一下關(guān)于競(jìng)爭(zhēng)和冒險(xiǎn)的一些基本概念。PLDPLD內(nèi)部毛刺產(chǎn)生的原因內(nèi)部毛刺產(chǎn)生的原因我們?cè)谑褂梅至⒃O(shè)計(jì)數(shù)字系統(tǒng)時(shí),由于PCB走線時(shí),存在分布電感和電容,所以幾納秒的毛刺將被自然濾除,而在PLD內(nèi)部決無分布電感和電容,所
3、以在PLDFPGA設(shè)計(jì)中,競(jìng)爭(zhēng)和冒險(xiǎn)問題將變的較為突出。FPGAFPGA中的冒險(xiǎn)現(xiàn)象中的冒險(xiǎn)現(xiàn)象冒險(xiǎn)往往會(huì)影響到邏輯電路的穩(wěn)定性。時(shí)鐘端口、清零和置位端口對(duì)毛刺信號(hào)十分敏感,任何一點(diǎn)毛刺都可能會(huì)使系統(tǒng)出錯(cuò),因此判斷邏輯電路中是否存在冒險(xiǎn)以及如何避免冒險(xiǎn)是設(shè)計(jì)人員必須要考慮的問題。判斷一個(gè)邏輯電路在某些輸入信號(hào)發(fā)生變化時(shí)是否會(huì)產(chǎn)生冒險(xiǎn),首先要判斷信號(hào)是否會(huì)同時(shí)變化,然后判斷在信號(hào)同時(shí)變化的時(shí)候,是否會(huì)產(chǎn)生冒險(xiǎn),這可以通過邏輯函數(shù)的卡諾圖或
4、邏輯函數(shù)表達(dá)式來進(jìn)行判斷。對(duì)此問題感興趣的讀者可以參考有關(guān)脈沖與數(shù)字電路方面的書籍和文章。如何處理毛刺如何處理毛刺我們可以通過改變?cè)O(shè)計(jì),破壞毛刺產(chǎn)生的條件,來減少毛刺的發(fā)生。例如,在數(shù)字電路設(shè)計(jì)中,常常采用格雷碼計(jì)數(shù)器取代普通的二進(jìn)制計(jì)數(shù)器,這是因?yàn)楦窭状a計(jì)數(shù)器的輸出每次只有一位跳變,消除了競(jìng)爭(zhēng)冒險(xiǎn)的發(fā)生條件,避免了毛刺的產(chǎn)生。毛刺并不是對(duì)所有的輸入都有危害,例如D觸發(fā)器的D輸入端,只要毛刺不出現(xiàn)在時(shí)鐘的上升沿并且滿足數(shù)據(jù)的建立和保持時(shí)
5、間,就不會(huì)對(duì)系統(tǒng)造成危害,我們可以說D觸發(fā)器的D輸入端對(duì)毛刺不敏感。根據(jù)這個(gè)特性,我們應(yīng)當(dāng)在系統(tǒng)中盡可能采用同步電路,這是因?yàn)橥诫娐沸盘?hào)的變化都發(fā)生在時(shí)鐘沿,只要毛刺不出現(xiàn)在時(shí)鐘的沿口并且不滿足數(shù)據(jù)的建立和保持時(shí)間,就不會(huì)對(duì)系統(tǒng)造成危害。(由于毛刺很短,多為幾納秒,基本上都不可能滿足數(shù)據(jù)的建立和保持時(shí)間)以上方法可以大大減少毛刺,但它并不能完全消除毛刺,有時(shí),我們必須手工修改電路來去除毛刺。我們通常使用“采樣“的方法。一般說來,冒險(xiǎn)出
6、現(xiàn)在信號(hào)發(fā)生電平轉(zhuǎn)換的時(shí)刻,也就是說在輸出信號(hào)的建立時(shí)間內(nèi)會(huì)發(fā)生冒險(xiǎn),而在輸出信號(hào)的保持時(shí)間內(nèi)是不會(huì)有毛刺信號(hào)出現(xiàn)的。如果在輸出信號(hào)的保持時(shí)間內(nèi)對(duì)其進(jìn)行“采樣“,就可以消除毛刺信號(hào)的影響。有兩種基本的采樣方法:一種方法是在輸出信號(hào)的保持時(shí)間內(nèi),用一定寬度的高電平脈沖與輸出信號(hào)做邏輯“與“運(yùn)算,由此獲取輸出信號(hào)的電平值。圖6.23說明了這種方法,采樣脈沖信號(hào)從輸入引腳“SAMPLE“引入。從圖6.24的仿真波形上可以看出,毛刺信號(hào)出現(xiàn)在“
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- d觸發(fā)器建立和保持時(shí)間的時(shí)序檢查
- 離散時(shí)間信號(hào)和離散時(shí)間系統(tǒng)..
- 高校建立“時(shí)間銀行”的構(gòu)想
- 測(cè)驗(yàn)反饋的時(shí)間和內(nèi)容對(duì)記憶保持的影響.pdf
- 21043.中立時(shí)滯系統(tǒng)的有限時(shí)間分析與綜合
- 圍巖的站立時(shí)間與初期支護(hù)荷載的關(guān)系研究.pdf
- 時(shí)間和位移
- flash顯示系統(tǒng)時(shí)間和運(yùn)行時(shí)間
- 基于時(shí)間競(jìng)爭(zhēng)的精益制造
- 時(shí)間戳-時(shí)間
- 基于時(shí)間競(jìng)爭(zhēng)的供應(yīng)鏈周期時(shí)間結(jié)構(gòu)特征研究.pdf
- CMOS工藝中提高DRAM保持時(shí)間的研究.pdf
- 時(shí)間和空間哲學(xué)
- 時(shí)間和位移教案
- 《時(shí)間和位移》說課稿
- 日語敬語和時(shí)間
- 時(shí)間取向和時(shí)間態(tài)度對(duì)自信建構(gòu)的影響
- 主要農(nóng)作物的種植時(shí)間和收獲時(shí)間
- 住房貸款的放款時(shí)間和還款時(shí)間 兩個(gè)時(shí)間要注意
- 基于時(shí)間競(jìng)爭(zhēng)的提前期研究.pdf
評(píng)論
0/150
提交評(píng)論