2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩27頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、第一章第一章1111EDAEDA技術與技術與ASICASIC設計和設計和FPGAFPGA開發(fā)有什么關系開發(fā)有什么關系P3~4P3~4答:利用答:利用EDAEDA技術技術進行進行電子系統(tǒng)設計電子系統(tǒng)設計的最后目標是完成的最后目標是完成專用集成電路專用集成電路ASICASIC的設的設計和實現(xiàn)計和實現(xiàn);FPGAFPGA和CPLDCPLD是實現(xiàn)這一途徑的是實現(xiàn)這一途徑的主流器件主流器件。FPGAFPGA和CPLDCPLD通常也被稱通常也被稱為可

2、編程專用可編程專用ICIC,或,或可編程可編程ASICASIC。FPGAFPGA和CPLDCPLD的應用是的應用是EDAEDA技術有機融合軟技術有機融合軟硬件電子設計技術、硬件電子設計技術、SoCSoC(片上系統(tǒng))和(片上系統(tǒng))和ASICASIC設計,以及對自動設計與自動實設計,以及對自動設計與自動實現(xiàn)最典型的詮釋?,F(xiàn)最典型的詮釋。1212與軟件描述語言相比,與軟件描述語言相比,VHDLVHDL有什么特點有什么特點P6P6答:編譯器將軟

3、件程序翻譯成基于某種特定答:編譯器將軟件程序翻譯成基于某種特定CPUCPU的機器代碼,這種代碼僅限于的機器代碼,這種代碼僅限于這種這種CPUCPU而不能移植,并且機器代碼不代表硬件結(jié)構(gòu),更不能改變而不能移植,并且機器代碼不代表硬件結(jié)構(gòu),更不能改變CPUCPU的硬件的硬件結(jié)構(gòu),只能被動地為其特定的硬件電路結(jié)構(gòu)所利用。結(jié)構(gòu),只能被動地為其特定的硬件電路結(jié)構(gòu)所利用。綜合器綜合器將VHDLVHDL程序轉(zhuǎn)化程序轉(zhuǎn)化的目標是底層的電路結(jié)構(gòu)目標是底層

4、的電路結(jié)構(gòu)網(wǎng)表文件網(wǎng)表文件,這種滿足,這種滿足VHDLVHDL設計程序功能描述的電路結(jié)設計程序功能描述的電路結(jié)構(gòu),不依賴于任何特定硬件環(huán)境;具有相對獨立性。綜合器在將構(gòu),不依賴于任何特定硬件環(huán)境;具有相對獨立性。綜合器在將VHDL(VHDL(硬件描硬件描述語言述語言)表達的電路功能轉(zhuǎn)化成具體的電路結(jié)構(gòu)網(wǎng)表過程中,具有明顯的表達的電路功能轉(zhuǎn)化成具體的電路結(jié)構(gòu)網(wǎng)表過程中,具有明顯的能動性能動性和創(chuàng)造性和創(chuàng)造性,它不是機械的一一對應式的,它不

5、是機械的一一對應式的“翻譯翻譯”,而是根據(jù)設計庫、工藝庫以,而是根據(jù)設計庫、工藝庫以及預先設置的各類約束條件,選擇最優(yōu)的方式完成電路結(jié)構(gòu)的設計。及預先設置的各類約束條件,選擇最優(yōu)的方式完成電路結(jié)構(gòu)的設計。l3l3什么是綜合什么是綜合有哪些類型有哪些類型綜合在電子設計自動化中的地位是什么綜合在電子設計自動化中的地位是什么P5P5什么是綜合什么是綜合答:在電子設計領域中綜合的概念可以表示為:將答:在電子設計領域中綜合的概念可以表示為:將用行

6、為和功能用行為和功能層次表達的電子系統(tǒng)層次表達的電子系統(tǒng)轉(zhuǎn)換為轉(zhuǎn)換為低層次低層次的便于的便于具體實現(xiàn)的模塊組合裝配具體實現(xiàn)的模塊組合裝配的過程。的過程。有哪些類型有哪些類型答:答:(1)(1)從自然語言轉(zhuǎn)換到從自然語言轉(zhuǎn)換到VHDLVHDL語言算法表示,即語言算法表示,即自然語言綜自然語言綜合。(2)(2)從算法表示轉(zhuǎn)換到寄存器傳輸級從算法表示轉(zhuǎn)換到寄存器傳輸級(RegisterTranspt(RegisterTransptLevelL

7、evel,RTL)RTL),即,即從行為域到結(jié)構(gòu)域的綜合,即從行為域到結(jié)構(gòu)域的綜合,即行為綜合行為綜合。(3)(3)從RTLRTL級表示轉(zhuǎn)換到邏輯門級表示轉(zhuǎn)換到邏輯門(包括包括觸發(fā)器觸發(fā)器)的表示,即的表示,即邏輯綜合邏輯綜合。(4)(4)從邏輯門表示轉(zhuǎn)換到版圖表示從邏輯門表示轉(zhuǎn)換到版圖表示(ASIC(ASIC設計設計),或轉(zhuǎn)換到或轉(zhuǎn)換到FPGAFPGA的配置網(wǎng)表文件,可稱為的配置網(wǎng)表文件,可稱為版圖綜合或結(jié)構(gòu)綜合版圖綜合或結(jié)構(gòu)綜合。綜

8、合在電子設計自動化中的地位是什么綜合在電子設計自動化中的地位是什么答:是核心地位(見圖答:是核心地位(見圖1313)。綜合器)。綜合器具有更復雜的工作環(huán)境,綜合器在接受具有更復雜的工作環(huán)境,綜合器在接受VHDLVHDL程序并準備對其綜合前,必須獲得程序并準備對其綜合前,必須獲得與最終實現(xiàn)設計電路硬件特征相關的與最終實現(xiàn)設計電路硬件特征相關的工藝庫信息工藝庫信息,以及獲得優(yōu)化綜合的,以及獲得優(yōu)化綜合的諸多約諸多約束條件信息束條件信息;根據(jù)

9、;根據(jù)工藝庫和約束條件信息工藝庫和約束條件信息,將,將VHDLVHDL程序轉(zhuǎn)化成電路實現(xiàn)的相關程序轉(zhuǎn)化成電路實現(xiàn)的相關信息信息。1414在EDAEDA技術中,自頂向下的設計方法的重要意義是什么技術中,自頂向下的設計方法的重要意義是什么P7~10P7~10答:在答:在EDAEDA技術應用中,技術應用中,自頂向下自頂向下的設計方法,就是在整個設計流程中各設計的設計方法,就是在整個設計流程中各設計環(huán)節(jié)環(huán)節(jié)逐步求精逐步求精的過程。的過程。151

10、5IPIP在EDAEDA技術的應用和發(fā)展中的意義是什么技術的應用和發(fā)展中的意義是什么P11~12P11~12硬件結(jié)構(gòu)細節(jié)的信息硬件結(jié)構(gòu)細節(jié)的信息,并在數(shù)字電路設計技術、化簡優(yōu)化算法以及計算機軟件,并在數(shù)字電路設計技術、化簡優(yōu)化算法以及計算機軟件等復雜結(jié)體進行優(yōu)化處理);等復雜結(jié)體進行優(yōu)化處理);仿真器仿真器(作用:(作用:行為模型的表達行為模型的表達、電子系統(tǒng)的建電子系統(tǒng)的建模、邏輯電路邏輯電路的驗證驗證及門級系統(tǒng)的測試門級系統(tǒng)的測試)

11、;);適配器適配器(作用:完成目標系統(tǒng)在器(作用:完成目標系統(tǒng)在器件上的件上的布局布局和布線布線););下載器下載器(作用:把設計結(jié)(作用:把設計結(jié)果信息下載到對應的實際器果信息下載到對應的實際器件,實現(xiàn)硬件設計)。,實現(xiàn)硬件設計)。第三章第三章3131OLMCOLMC(輸出邏輯宏單元)(輸出邏輯宏單元)有何功能有何功能說明說明GALGAL是怎樣實現(xiàn)可編程組合電路與是怎樣實現(xiàn)可編程組合電路與時序電路的。時序電路的。P34~36P34~3

12、6OLMCOLMC有何功能有何功能答:答:OLMCOLMC單元設有多種組態(tài)單元設有多種組態(tài),可配置成,可配置成專用組合輸出專用組合輸出、專用輸專用輸入、組合輸出雙向口組合輸出雙向口、寄存器輸出寄存器輸出、寄存器輸出雙向口寄存器輸出雙向口等。等。說明說明GALGAL是怎樣實現(xiàn)可編程組合電路與時序電路的是怎樣實現(xiàn)可編程組合電路與時序電路的答:答:GALGAL(通用陣列邏輯器(通用陣列邏輯器件)是通過對其中的件)是通過對其中的OLMCOLMC

13、(輸出邏輯宏單元)的編程和(輸出邏輯宏單元)的編程和三種模式配置三種模式配置(寄存器寄存器模式模式、復合模式復合模式、簡單模式簡單模式),實現(xiàn)),實現(xiàn)組合電路組合電路與時序電路時序電路設計的。設計的。3232什么是基于乘積項的可編程邏輯結(jié)構(gòu)什么是基于乘積項的可編程邏輯結(jié)構(gòu)P33~34P33~34,4040答:答:GALGAL、CPLDCPLD之類都是之類都是基于乘積項基于乘積項的可編程可編程結(jié)構(gòu);即包含有結(jié)構(gòu);即包含有可編程與陣列可編程

14、與陣列和固定的或陣列固定的或陣列的PALPAL(可編程陣列邏輯)(可編程陣列邏輯)器件構(gòu)成。器件構(gòu)成。3333什么是基于查找表的可編程邏輯結(jié)構(gòu)什么是基于查找表的可編程邏輯結(jié)構(gòu)P40~41P40~41答:答:FPGAFPGA(現(xiàn)場可編程門陣列)是(現(xiàn)場可編程門陣列)是基于查找表基于查找表的可編程邏輯結(jié)構(gòu)可編程邏輯結(jié)構(gòu)。3434FPGAFPGA系列器件中的系列器件中的LABLAB有何作用有何作用P43~45P43~45答:答:FPGAFPG

15、A(CycloneCycloneCycloneCycloneIIII)系列器件主要由)系列器件主要由邏輯陣列塊邏輯陣列塊LABLAB、嵌入式存儲嵌入式存儲器塊(器塊(EABEAB)、IOIO單元單元、嵌入式硬件乘法器嵌入式硬件乘法器和PLLPLL等模塊構(gòu)成;其中等模塊構(gòu)成;其中LABLAB(邏(邏輯陣列塊)由一系列相鄰的輯陣列塊)由一系列相鄰的LELE(邏輯單元)構(gòu)成的(邏輯單元)構(gòu)成的;FPGAFPGA可編程資源主要來自可編程資源主要

16、來自邏輯陣列塊邏輯陣列塊LABLAB。3535與傳統(tǒng)的測試技術相比,邊界掃描技術有何優(yōu)點與傳統(tǒng)的測試技術相比,邊界掃描技術有何優(yōu)點P47~50P47~50答:使用答:使用BSTBST(邊界掃描測試)(邊界掃描測試)規(guī)范測試,規(guī)范測試,不必使用物理探針不必使用物理探針,可在器件正常,可在器件正常工作時在系統(tǒng)工作時在系統(tǒng)捕獲測量的功能數(shù)據(jù)捕獲測量的功能數(shù)據(jù)??朔鹘y(tǒng)的外探針測試法和??朔鹘y(tǒng)的外探針測試法和“針床針床”夾具夾具測試法來無法對

17、測試法來無法對ICIC內(nèi)部節(jié)點無法測試的難題。內(nèi)部節(jié)點無法測試的難題。3636解釋編程與配置這兩個概念。解釋編程與配置這兩個概念。P58P58答:編程:基于答:編程:基于電可擦除存儲單元的電可擦除存儲單元的EEPROMEEPROM或FlashFlash技術技術。CPLDCPLD一股使用此一股使用此技術進行編程。技術進行編程。CPLDCPLD被編程后改變了電可擦除存儲單元中的信息,被編程后改變了電可擦除存儲單元中的信息,掉電后可保掉電后可

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論