2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩86頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、FPGA(Field Programming Gate Array,現(xiàn)場可編程門陣列)作為一種半定制專用集成電路(ASIC),相比全定制 ASIC,具有更加靈活、快速、低成本等特點,廣泛應(yīng)用于超大規(guī)模集成電路(Very Large Scale Integration Circuit,VSLI)的外圍電路中。反熔絲FPGA是一種一次可編程FPGA,具有非易失性、高保密性、高可靠性、抗輻照等優(yōu)勢,被廣泛應(yīng)用于軍工、航天航空和通訊衛(wèi)星領(lǐng)域。而

2、在國內(nèi),反熔絲FPGA研究起步晚,遠(yuǎn)遠(yuǎn)落后于國際先進(jìn)水平,反熔絲FPGA的使用非常依賴進(jìn)口。目前,國家在軍事、航空航天、衛(wèi)星通訊等領(lǐng)域發(fā)展迅速,對反熔絲FPGA的需求日益激增,過度依賴進(jìn)口對國家的發(fā)展絕對是起抑制作用的。因此,反熔絲FPGA的研發(fā)工作重要,也尤為急迫。本文從反熔絲FPGA后端方向著手,完成其設(shè)計與實現(xiàn)。
  本文首先介紹了當(dāng)前的反熔絲技術(shù),對兩種常用的反熔絲的結(jié)構(gòu)、工作原理和優(yōu)缺點進(jìn)行了分析。介紹了本款反熔絲 FP

3、GA芯片設(shè)計采用的工藝。分析了本款反熔絲FPGA的整體架構(gòu),反熔絲FPGA由IO、邏輯模塊、反熔絲布線資源、時鐘網(wǎng)絡(luò)和其他部分電路結(jié)構(gòu)構(gòu)成。
  本文工作重點是從后端方向完成反熔絲 FPGA的設(shè)計與實現(xiàn)。首先介紹了反熔絲 FPGA的高壓編程通路,然后分析這些高壓通路上需要的額外的器件,在工藝庫中并沒有這些器件。接著針對高壓編程通路上的每一種場景,設(shè)計了滿足其需求的自定義器件,并給出了自定義器件的設(shè)計規(guī)則。在完成自定義器件設(shè)計之后,

4、本文開始進(jìn)行反熔絲FPGA的全定制版圖設(shè)計,首先明確反熔絲FPGA的布局布線規(guī)劃,分析并制定反熔絲FPGA電源/地、編程通路、邏輯模塊等主要部分的布局布線規(guī)劃。然后在版圖設(shè)計時針對可能出現(xiàn)的可靠性問題,給出解決的辦法。接著將完成的版圖,整合成一個PCM大版圖,進(jìn)行最后的版圖出帶工作。最后設(shè)計芯片的封裝方案和測試方案,便于待芯片流片回來進(jìn)行封裝測試。
  通過本文的工作,成功設(shè)計出了一款反熔絲FPGA芯片。經(jīng)過多項測試,本款反熔絲F

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論