基于FPGA的數(shù)據(jù)采集及通信系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf_第1頁
已閱讀1頁,還剩66頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、在現(xiàn)代數(shù)據(jù)處理和通信中,F(xiàn)PGA芯片已經(jīng)被廣泛使用,隨著FPGA芯片的集成度越來越高,目前已經(jīng)集成了ARM、DSP等硬核,再結(jié)合FPGA在并行處理、實(shí)時(shí)性和低功耗的優(yōu)勢(shì),F(xiàn)PGA會(huì)在應(yīng)用前景會(huì)更加廣闊。
  本論文從硬件和軟件兩大部分詳細(xì)描述了整個(gè)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),硬件系統(tǒng)部分主要是對(duì)基于FPGA各個(gè)硬件模塊的原理圖設(shè)計(jì)進(jìn)行了詳細(xì)的說明,完成了系統(tǒng)硬件電路板PCB的設(shè)計(jì)與調(diào)試;軟件部分主要是從數(shù)據(jù)采集、內(nèi)部通信和外部組網(wǎng)通信三個(gè)部

2、分闡述了具體的實(shí)現(xiàn),包括原理的設(shè)計(jì)、FPGA程序的開發(fā)、網(wǎng)絡(luò)拓?fù)涞膶?shí)現(xiàn)等。
  本論文主要一方面解決的是數(shù)據(jù)采集的問題,主要是如何通過FPGA實(shí)現(xiàn)數(shù)字、模擬信號(hào)的采集,并對(duì)不同的信號(hào)采用不同的隔離措施,屏蔽相應(yīng)的干擾。
  本論文另一方面解決的是通信問題,主要是集成了FPGA和ARM核的SoC芯片內(nèi)部通信問題和外部通信組網(wǎng)的問題。SoC芯片內(nèi)部通信問題,主要是如何使用Avalon這一內(nèi)部總線,包括Avalon總線的配置、HP

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論