低抖動自校準鎖相環(huán)設計.pdf_第1頁
已閱讀1頁,還剩65頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、在現今的半導體行業(yè),線寬尺寸越來越小,工藝偏差越來越大,電源電壓越來越低,這些都給模擬電路設計帶來了很大的困難。鎖相環(huán)是一般電路系統(tǒng)都需要的,它提供的時鐘的精確性對于整個系統(tǒng)的性能都有很大的影響?,F在的趨勢就是利用數字電路的一些優(yōu)點來對模擬電路做一些補償。其中自校準就是比較流行的一種方法,它現在被廣泛的利用在PLL,ADC等模擬電路中。本文主要介紹了一種自校準鎖相環(huán)的設計方法,電路實現,算法流程,以及測試結果。自校準鎖相環(huán)的目的是通過自

2、校準電路來自動調振蕩器的子帶,通過自動檢測的方法來的到最優(yōu)化的振蕩器增益,從而改善鎖相環(huán)的抖動和相位噪音。自校準有很多實現方法,本文提出了一種可以與工藝,溫度和電源電壓無關的算法流程,通過自校準部分的自動檢測和自動調整得到最優(yōu)化的子帶。同時,結構中減少了基準電壓源,等于減少了部分面積和功耗。在文章的最后給出了本鎖相環(huán)的測試結果。該鎖相環(huán)的設計難點是在用最簡單的算法流程來達到最優(yōu)化的性能和環(huán)路濾波器的參數設定,以及性能優(yōu)秀的振蕩器的設計。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論