版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、合成孔徑雷達(dá)(SAR)是一種具有高分辨成像雷達(dá),在許多領(lǐng)域均發(fā)揮重要作用。在工程實(shí)現(xiàn)的過程中,一方面,它需要對大數(shù)據(jù)量和高數(shù)據(jù)率的原始數(shù)據(jù)進(jìn)行處理,另一方面,雷達(dá)系統(tǒng)對實(shí)時(shí)性有很高的要求,這些要求給工程實(shí)現(xiàn)帶來了極大的挑戰(zhàn)。因此,用于實(shí)現(xiàn)合成孔徑雷達(dá)處理的硬件系統(tǒng)的選擇和搭配就成為了一個(gè)至關(guān)重要的問題。
通常情況下,對這種雷達(dá)數(shù)字信號(hào)進(jìn)行處理都是采用DSP來實(shí)現(xiàn),然而,隨著合成孔徑雷達(dá)的性能要求越來越高,施加給DSP的負(fù)擔(dān)
2、越來越重,僅僅使用DSP來完成設(shè)計(jì)的難度越來越大。同時(shí),由于FPGA技術(shù)在實(shí)現(xiàn)數(shù)字信號(hào)處理方面經(jīng)過幾年的發(fā)展已經(jīng)趨近成熟,因此,F(xiàn)PGA在SAR成像方面已經(jīng)被越來越多的應(yīng)用。而本文就是基于FPGA平臺(tái)進(jìn)行設(shè)計(jì)。
本文介紹了一種基于FPGA的SAR轉(zhuǎn)置存儲(chǔ)器設(shè)計(jì)方法,主要解決基于DSP實(shí)現(xiàn)成像處理轉(zhuǎn)置存儲(chǔ)功耗高、速度慢、效率低和不能抗輻射的問題。本文具體論述了設(shè)計(jì)原理和實(shí)施方案,并且給出了詳細(xì)的驗(yàn)證結(jié)果。本設(shè)計(jì)極大地提高了轉(zhuǎn)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 40納米工藝雙模轉(zhuǎn)置存儲(chǔ)器的設(shè)計(jì).pdf
- 基于fpga的fifo存儲(chǔ)器設(shè)計(jì)
- 基于FPGA的數(shù)字射頻存儲(chǔ)器設(shè)計(jì).pdf
- 基于FPGA的數(shù)據(jù)延遲器和存儲(chǔ)器設(shè)計(jì).pdf
- 基于FPGA的新型彈載存儲(chǔ)器設(shè)計(jì).pdf
- 基于FPGA的Flash存儲(chǔ)器測試系統(tǒng).pdf
- 基于墨盒控制芯片的存儲(chǔ)器設(shè)計(jì)及FPGA驗(yàn)證.pdf
- FPGA中嵌入式塊存儲(chǔ)器的設(shè)計(jì).pdf
- 基于FPGA的通用存儲(chǔ)器控制器的系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的快閃存儲(chǔ)器糾錯(cuò)電路設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的通用FASH存儲(chǔ)器測試驗(yàn)證系統(tǒng).pdf
- 多端口共享存儲(chǔ)器設(shè)計(jì)及其FPGA實(shí)現(xiàn).pdf
- 專轉(zhuǎn)本資料 外存儲(chǔ)器
- 高性能FPGA可配置存儲(chǔ)器的IP核設(shè)計(jì).pdf
- SAR實(shí)時(shí)處理器預(yù)處理和轉(zhuǎn)置存儲(chǔ)技術(shù)的研究與實(shí)現(xiàn).pdf
- 基于Spartan-3 FPGA的DDR2 SDRAM存儲(chǔ)器接口設(shè)計(jì).pdf
- 基于fpga的ddr2存儲(chǔ)器控制器設(shè)計(jì)-河北科技大學(xué).
- 基于LabVIEW的存儲(chǔ)器測試系統(tǒng)設(shè)計(jì).pdf
- OTP存儲(chǔ)器設(shè)計(jì)研究.pdf
- 存儲(chǔ)器及其組成設(shè)計(jì)
評論
0/150
提交評論