FPGA用可重構(gòu)嵌入式SRAM存儲器設(shè)計技術(shù).pdf_第1頁
已閱讀1頁,還剩71頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著半導(dǎo)體制造工藝和集成電路設(shè)計技術(shù)的發(fā)展,F(xiàn)PGA集成度和性能不斷提高,SRAM作為FPGA的IP滿足更多用戶的需求,彌補了LUT RAM存儲深度太淺的缺陷,使得FPGA應(yīng)用領(lǐng)域更加廣泛。本論文正是通過對嵌入式SRAM技術(shù)的研究,設(shè)計出一種適用于FPGA芯片的可重構(gòu)嵌入式SRAM存儲器。
  論文首先分析嵌入式存儲器和FPGA的基本原理和結(jié)構(gòu),通過借鑒已有嵌入式SRAM結(jié)構(gòu)和FPGA可編程結(jié)構(gòu),設(shè)計出FPGA用嵌入式SRAM的整

2、體布局和塊RAM的基本結(jié)構(gòu),將設(shè)計分成4K同步雙端口SRAM、可重構(gòu)設(shè)計和存儲器-邏輯互連三個主要內(nèi)容進行研究,并逐一實現(xiàn)設(shè)計思想。第一,通過借鑒和學習已有的嵌入式SRAM設(shè)計技術(shù),完成4K同步雙端口SRAM設(shè)計,并對存儲單元、布局、譯碼電路、預(yù)充及平衡電路、靈敏放大器等影響SRAM性能的關(guān)鍵電路進行重點分析設(shè)計;第二,完成FPGA嵌入式SRAM最具特點的可重構(gòu)設(shè)計。通過位寬重構(gòu)設(shè)計、只讀存儲器設(shè)計和回讀檢測設(shè)計,實現(xiàn)FPGA嵌入式SR

3、AM區(qū)別于普通嵌入式SRAM的功能差異,做到功能模式具有可重構(gòu)的特點。第三,設(shè)計FPGA嵌入式SRAM融入FPGA可編程體系的存儲器-邏輯互連結(jié)構(gòu),通過分析周邊布線資源的特點,提出互連結(jié)構(gòu)設(shè)計,并設(shè)計相應(yīng)評估方案來評價互連結(jié)構(gòu)對FPGA嵌入式SRAM在速度、連線布通率和面積方面的影響。最后對整個電路進行仿真驗證及性能優(yōu)化,完成FPGA嵌入式SRAM的版圖設(shè)計。
  本設(shè)計具有功能擴展性和普適性,可以作為獨立的IP核嵌入到不同系列的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論