2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩75頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、任意波形發(fā)生器(Arbitrary Wave Generator AWG)廣泛應(yīng)用于自動測試系統(tǒng)中。它既可以產(chǎn)生普通函數(shù)發(fā)生器合成的普通波形,又可以產(chǎn)生觸發(fā)、門控、序列波形和用戶自定義的任意波形。直接頻率合成技術(shù)(DDS)是目前任意波形發(fā)生器合成波形的主要方法,該技術(shù)合成的波形具有頻率穩(wěn)定度高、頻率精度高、頻率切換速度快,相位連續(xù),相位噪聲低和可以合成用戶自定義的任意波形等優(yōu)點。
  本論文結(jié)合“1.25GSPS任意波形發(fā)生器”項

2、目指標,重點對其高采樣速率、深存儲的數(shù)字波形合成工作展開了研究。利用多路相位并行存儲與并串轉(zhuǎn)換技術(shù)解決了在原有器件速度限制下提高采樣頻率的問題;利用序列方法極大的提高了波形存儲深度;本文結(jié)合以上技術(shù)設(shè)計了任意波形合成模塊。
  本論文主要工作內(nèi)容包括:
  1.制定了任意波形合成的整體方案。根據(jù)項目指標,選擇DDS方式合成波形,確定了以FPGA+ZBT SRAM+DAC的模塊總體結(jié)構(gòu)。
  2.對比DDFS和DDWS的

3、優(yōu)缺點,結(jié)合項目指標要求,確定DDFS方式合成普通波形,DDWS的方式合成序列波形和任意波形。
  3.明確FPGA的任務(wù),按功能進行劃分并設(shè)計完成各個模塊。主要有址譯碼、地址擴展、存儲器接口、DDS、DAC控制、數(shù)據(jù)處理等模塊。
  4.設(shè)計八路相位并行存儲模塊和并串轉(zhuǎn)換模塊。當時鐘上升沿時,相位累加器的值加上八個等間隔的相位值可以產(chǎn)生8個等間隔相位地址。用等間隔相位地址作為存儲器的地址,對8片存儲器并行取樣,取樣出來的數(shù)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論