已閱讀1頁,還剩58頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、ASIC的提出和迅速發(fā)展,標(biāo)志著集成電路進入了一個新的階段:ASIC和系統(tǒng)集成的硬件設(shè)計階段.它滿足了千差萬別的系統(tǒng)用戶要求,讓他們把想設(shè)計的電路直接設(shè)計在自己的專用芯片上.集成電路設(shè)計方法學(xué)的完善,CAD工具性能的提高,使得結(jié)構(gòu)化的層次式設(shè)計方法成為可能.ASIC的設(shè)計方法有很多.該文討論了針對適用于性能指標(biāo)比較高而生產(chǎn)批量又比較大的定制法.該方法包括系統(tǒng)設(shè)計、邏輯綜合、仿真、布局布線等top—down的ASIC設(shè)計步驟.論文以ASI
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 標(biāo)記ASIC芯片的可測性設(shè)計及物理設(shè)計.pdf
- 用于微小電容檢測的測頻專用芯片設(shè)計.pdf
- 通用PCI目標(biāo)接口芯片的ASIC設(shè)計.pdf
- 基于SOCEncounter的ASIC芯片后端設(shè)計研究.pdf
- 串并結(jié)構(gòu)Viterbi譯碼芯片的ASIC設(shè)計.pdf
- ADPCM語音解碼芯片的ASIC研究與設(shè)計.pdf
- 基于FPGA的ASIC芯片通用測試系統(tǒng)設(shè)計.pdf
- LED驅(qū)動控制芯片的ASIC研究與設(shè)計.pdf
- stnlcd驅(qū)動控制芯片的asic研究和設(shè)計
- ASIC芯片的層次化后端實現(xiàn).pdf
- FDP-SOPC芯片ASIC部分的設(shè)計與實現(xiàn).pdf
- 基于ASIC實現(xiàn)雷達信號處理芯片的后端設(shè)計.pdf
- 一款A(yù)SIC芯片的布圖規(guī)劃設(shè)計.pdf
- 基于PDVQ算法的ASIC芯片及編碼系統(tǒng)的設(shè)計.pdf
- 石英陀螺閉環(huán)自激驅(qū)動ASIC芯片設(shè)計.pdf
- USB技術(shù)研究與控制芯片ASIC設(shè)計.pdf
- ASIC芯片的block-level的物理設(shè)計與研究.pdf
- 深亞微米高性能數(shù)字ASIC芯片的后端設(shè)計.pdf
- STN-LCD驅(qū)動控制芯片的ASIC研究和設(shè)計.pdf
- 基于FPGA的多普勒測頻系統(tǒng)設(shè)計.pdf
評論
0/150
提交評論