版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著存儲(chǔ)技術(shù)和網(wǎng)絡(luò)技術(shù)的發(fā)展,信息的存儲(chǔ)安全越來(lái)越受到重視。數(shù)據(jù)作為整個(gè)存儲(chǔ)系統(tǒng)的核心,對(duì)數(shù)據(jù)的保護(hù)是存儲(chǔ)安全的重點(diǎn)。IEEE計(jì)算機(jī)安全委員會(huì)提出了專(zhuān)門(mén)用于存儲(chǔ)加密的P1619協(xié)議,該協(xié)議采用XTS-AES算法。本文根據(jù)P1619協(xié)議,完成硬件加密卡的設(shè)計(jì)和實(shí)現(xiàn)。
本文首先介紹了可調(diào)分組密碼技術(shù),分析了可調(diào)分組密碼的三種構(gòu)造方案。具體研究了基于XEX構(gòu)造方案的XTS-AES加解密算法。
在研究XTS-AES具
2、體實(shí)現(xiàn)流程的基礎(chǔ)上,實(shí)現(xiàn)了基于PCIE接口的主機(jī)加密卡。首先,完成了整個(gè)系統(tǒng)的FPGA設(shè)計(jì)方案,將系統(tǒng)設(shè)計(jì)為密鑰交互,加解密算法處理兩個(gè)部分:交互部分采用PCIE的DMA傳輸模式,將傳輸FPGA的密鑰和待處理的數(shù)據(jù)分別存入RAM和FIFO之中,供加解密模塊使用;加解密部分實(shí)現(xiàn)XTS-AES算法。其次,根據(jù)本加密卡的實(shí)際需要,改進(jìn)了實(shí)現(xiàn)AES硬件實(shí)現(xiàn)方式,通過(guò)采用一種新的部分流水線的方式,成功的實(shí)現(xiàn)了XTS-AES電子密碼本(ECB)模式
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 高吞吐率XTS-AES加密算法的硬件實(shí)現(xiàn).pdf
- 基于FPGA的AES加密系統(tǒng)設(shè)計(jì).pdf
- AES加密算法的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的AES算法在語(yǔ)音加密通信中的實(shí)現(xiàn).pdf
- 基于AES的文件加密管理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的CCSDS圖像壓縮和AES加密算法的實(shí)現(xiàn).pdf
- 加密卡的研制與加密算法的FPGA實(shí)現(xiàn).pdf
- AES混合加密算法的研究及其FPGA實(shí)現(xiàn).pdf
- 針對(duì)AES加密算法的研究及其FPGA實(shí)現(xiàn).pdf
- AES算法的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于aes的文件加密管理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)(1)
- 基于FPGA的硬件加密卡研究與設(shè)計(jì).pdf
- 基于FPGA的無(wú)線加密鍵盤(pán)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的RSA加密芯片的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的RSA加密芯片設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的圖像加密系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的網(wǎng)絡(luò)加密卡研究與設(shè)計(jì).pdf
- aes課程設(shè)計(jì)報(bào)告--aes加密解密的實(shí)現(xiàn)
- 基于FPGA的PCIE網(wǎng)絡(luò)加密卡設(shè)計(jì).pdf
- 基于AES算法的信息安全磁盤(pán)加密系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論