

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領
文檔簡介
1、隨著集成電路制造技術(shù)和工藝的不斷發(fā)展進步,芯片的運行速度和集成度不斷提高,同時電子設備對續(xù)航能力的要求也越來越高,這兩方面因素均使得集成電路的功耗問題日益突出。特別是對日益普及的移動電子設備,其基帶芯片的設計越來越看重性能、面積和功耗等多個指標的綜合考慮。對于功耗的優(yōu)化,可以從上到下、從系統(tǒng)到模塊的進行,并且可以和功能設計、外界條件進行平衡。不同層次的功耗優(yōu)化都有各自的特點,其意義均在于減少集成電路的能耗,節(jié)約能源,與此同時,也可以大幅
2、度的提高集成電路的速度。以上這些因素都迫使芯片設計者們越來越多的關(guān)注于數(shù)字集成電路的低功耗設計。
本論文所參與的項目來自于英特爾移動通訊(西安)有限公司的時鐘控制單元組,將重點從手機基帶芯片的寄存器傳輸級實現(xiàn)低功耗優(yōu)化設計進行論述。本文首先結(jié)合國內(nèi)外大量文獻資料闡述低功耗優(yōu)化技術(shù)的研究背景,分析低功耗優(yōu)化技術(shù)在數(shù)字集成電路領域的現(xiàn)狀與發(fā)展,并一一列出了低功耗設計的兩大方法和六個不同層次。其次,針對門控時鐘、門控電源和變頻這三種
3、技術(shù),設計并實現(xiàn)低功耗手機基帶芯片,并通過對整個芯片結(jié)構(gòu)、功能以及面積要求的綜合分析,采用硬件控制的方法,完成了對處理器的檢測以及對供電電壓與時鐘頻率的調(diào)整,從而實現(xiàn)了對系統(tǒng)級芯片降低功耗的目的。最終用仿真工具進行功能驗證,保證此項設計的質(zhì)量與可行性。通過對于手機通訊芯片進行寄存器傳輸級低功耗的設計實現(xiàn)與論證,本文提出一個基于低功耗手機基帶芯片較完備的解決方案并實現(xiàn),并且在解決同類的問題有一定的借鑒意義。
最后,對論文工作進行
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 時鐘邊沿控制技術(shù)及低功耗觸發(fā)器研究.pdf
- 基于時鐘網(wǎng)絡的低功耗物理設計方法研究與實現(xiàn).pdf
- 基帶芯片的低功耗時鐘系統(tǒng)設計.pdf
- 運動估計中脈動陣列的低功耗IC設計.pdf
- DSP低功耗設計技術(shù).pdf
- 基于寄存器聚類的低功耗DDR PHY時鐘樹設計.pdf
- MCU低功耗設計技術(shù)及其功耗分析.pdf
- 面向多核DSP的低功耗時鐘復位系統(tǒng)設計.pdf
- FPGA的低功耗設計技術(shù)研究.pdf
- 低功耗低漏失CMOS線性穩(wěn)壓IC設計與實現(xiàn).pdf
- 基于低功耗優(yōu)化技術(shù)的16位MCU設計.pdf
- 基于Razor技術(shù)的低功耗電路研究與設計.pdf
- 基于數(shù)字鎖相環(huán)的低功耗時鐘發(fā)生器設計.pdf
- 基于電源電壓調(diào)整技術(shù)的低功耗SRAM設計.pdf
- 低功耗SRAM電路的設計技術(shù)研究.pdf
- 基于ScratchPad Memory的低功耗技術(shù)研究.pdf
- 基于多閾值技術(shù)的低功耗CMOS電路設計.pdf
- 低功耗手機基帶芯片的時鐘管理模塊的設計與驗證.pdf
- 芯片的低功耗物理設計研究非接觸高安全性IC卡.pdf
- UHF RFID自主標準標簽芯片低功耗設計及時鐘優(yōu)化.pdf
評論
0/150
提交評論