版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、數(shù)字系統(tǒng)的功耗在迅速增加,低功耗設(shè)計正成為數(shù)字系統(tǒng)設(shè)計中的重要方面,特別是隨著工藝進入到深亞微米階段,CMOS電路的靜態(tài)功耗日益顯示出來,它將隨著特征尺寸的減小而呈指數(shù)形式上升,CMOS電路的靜態(tài)功耗已經(jīng)不再是接近零了.因此,靜態(tài)功耗問題不得不引起重視.論文首先闡述了降低CMOS電路靜態(tài)功耗簡單有效的方法——多閾值CMOS電路的基本工作原理,分析了采用多閾值技術(shù)對CMOS電路的影響,對其進行總結(jié),并提出將高閾值MOS管的休眠控制信號用冗
2、余檢測信號來代替,實現(xiàn)多閾值電路的冗余抑制.然后,利用多閾值CMOS電路設(shè)計的原理,提出了各種多閾值的邏輯單元電路:多閾值反相器、多閾值與非門和多閾值或非門.同時將這些多閾值邏輯單元在多閾值設(shè)計思想的指導(dǎo)下,進行組合邏輯的設(shè)計,設(shè)計了多閾值優(yōu)先編碼器,新設(shè)計的多閾值優(yōu)先編碼器不僅可以抑制電路的漏電流,還可以抑制電路的冗余現(xiàn)象,進一步降低了電路的動態(tài)功耗.最后,將多閾值CMOS電路設(shè)計思想應(yīng)用到觸發(fā)器的設(shè)計中.觸發(fā)器是時序電路的核心,論文
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 低功耗CMOS集成電路設(shè)計方法的研究.pdf
- 低功耗MCML電路和電流型CMOS電路設(shè)計研究.pdf
- 基于動態(tài)閾值低功耗CMOS基準電壓源設(shè)計.pdf
- 低壓低功耗CMOS基準源補償策略及電路設(shè)計.pdf
- 基于襯底驅(qū)動技術(shù)的超低壓、超低功耗CMOS模擬集成電路設(shè)計.pdf
- CMOS VLSI電路的功耗分析及低功耗設(shè)計研究.pdf
- CMOS電路低功耗設(shè)計與優(yōu)化研究.pdf
- 低功耗混合邏輯電路設(shè)計.pdf
- 雙邏輯低功耗運算電路設(shè)計.pdf
- 低功耗標準單元電路設(shè)計.pdf
- 超低功耗異步電路設(shè)計研究.pdf
- 基于余數(shù)系統(tǒng)(RNS)的低功耗電路設(shè)計.pdf
- 低功耗的張弛振蕩電路設(shè)計.pdf
- RF前端的低功耗RSSI電路設(shè)計.pdf
- 基于CMOS工藝高速低功耗模數(shù)轉(zhuǎn)換器集成電路設(shè)計.pdf
- 基于gm-ID的低功耗電路設(shè)計研究.pdf
- 航天專用低功耗集成電路設(shè)計.pdf
- 低功耗能量回收電路設(shè)計.pdf
- 低功耗異步FFT電路設(shè)計與實現(xiàn).pdf
- 基于多溝道長度的多閾值電壓低功耗技術(shù)的研究.pdf
評論
0/150
提交評論