版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、現(xiàn)有儀器總線不能同時滿足多主通信、高數(shù)據(jù)傳霜率、實時性、總線接口簡單性等方面的要求。針對目前這情況,本文提出了一種多位串行M-LVDS高速網(wǎng)絡(luò)式儀器總線。該儀器總線保留了原網(wǎng)絡(luò)式儀器總線的多主通訊特征,在此基礎(chǔ)上設(shè)計了獨(dú)立雙通道的并行儀器總線體系結(jié)構(gòu),并增加了儀器總線的觸發(fā)和時間同步功能。
本文分為七章:
第一章闡述了目前儀器總線的發(fā)展情況和網(wǎng)絡(luò)式儀器總線的基本內(nèi)容,分析比較了其他儀器總線和網(wǎng)絡(luò)式儀器總線的優(yōu)
2、缺點(diǎn)。在此基礎(chǔ)上引入網(wǎng)絡(luò)式儀器總線仲裁技術(shù),提出了一種并行雙通道的高速網(wǎng)絡(luò)式儀器總線的設(shè)計概念。
第二章闡述了網(wǎng)絡(luò)式儀器總線的背板式體系結(jié)構(gòu),并且介紹了適合于高速儀器總線的背板電路的信號完整性設(shè)計方法,最后通過對多板儀器系統(tǒng)進(jìn)行了系統(tǒng)級的信號完整性仿真分析,建立了高速儀器總線的硬件電路平臺。
第三章介紹了網(wǎng)絡(luò)式儀器總線的協(xié)議規(guī)范,包括物理層和數(shù)據(jù)鏈路層的設(shè)計。協(xié)議規(guī)范介紹了協(xié)議層規(guī)劃、幀格式、時序控制、報文濾
3、波、應(yīng)答機(jī)制以及差錯控制等內(nèi)容。
第四章研究了網(wǎng)絡(luò)式儀器總線的同步和觸發(fā)機(jī)制,提出了硬件同步和觸發(fā)、精確時間同步協(xié)議和基于消患的觸發(fā)等三種機(jī)制,并比較了這三種機(jī)制的性能。
第五章介紹了總線管理器的實現(xiàn),包括總線管理器的輸入輸出接口、管理器的功能和控制流程以及關(guān)鍵的技術(shù)等內(nèi)容。
第六章完成了網(wǎng)絡(luò)式儀器總線的測試,包括總線的一致性和互操作性實驗、總線的通信功能和性能實驗以及總線的時間同步精度測試,驗
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于LVDS高速串行總線通信技術(shù)的研究.pdf
- M-LVDS接收器的設(shè)計.pdf
- 網(wǎng)絡(luò)式儀器總線的研究.pdf
- 高速串行總線系統(tǒng)設(shè)計.pdf
- RapidIO高速串行總線的研究與實現(xiàn).pdf
- 高速串行總線的控制與應(yīng)用.pdf
- 基于PXIe總線的高速串行背板設(shè)計.pdf
- 基于PCI總線的高速串行通信研究與實現(xiàn).pdf
- 高速串行總線信號完整性分析.pdf
- 高速串行收發(fā)器與寄生供電總線的研究.pdf
- 寬帶無線通信系統(tǒng)中高速串行總線技術(shù)的研究.pdf
- 基于LVDS高速串行數(shù)據(jù)傳輸?shù)慕邮障到y(tǒng)研究和設(shè)計.pdf
- 基于消息式內(nèi)存的串行總線鏈路層的設(shè)計.pdf
- 基于PCI總線的高速串行數(shù)據(jù)記錄-轉(zhuǎn)發(fā)系統(tǒng)的研究.pdf
- 高速串行總線解碼與觸發(fā)模塊的設(shè)計與實現(xiàn).pdf
- 基于可編程芯片的高速串行總線物理層研究.pdf
- 高速串行總線(USB)在DSP數(shù)據(jù)采集系統(tǒng)中的應(yīng)用與研究.pdf
- USB總線式虛擬儀器測試平臺的研究.pdf
- 一種高速可配置串行現(xiàn)場總線的設(shè)計及應(yīng)用.pdf
- 基于通用串行總線(USB)技術(shù)的高速數(shù)據(jù)采集系統(tǒng)設(shè)計.pdf
評論
0/150
提交評論