![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/4e169d1e-514e-4bdb-9d57-8c34773afbe4/4e169d1e-514e-4bdb-9d57-8c34773afbe4pic.jpg)
![基于消息式內(nèi)存的串行總線鏈路層的設(shè)計.pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/14/17/4e169d1e-514e-4bdb-9d57-8c34773afbe4/4e169d1e-514e-4bdb-9d57-8c34773afbe41.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、近30年來,雖然存儲器容量的提升遠快于處理器性能的提高,但是隨著多核、眾核處理器的出現(xiàn),與存儲器性能提高之間的不匹配使得這些處理器性能無法得到充分的發(fā)揮,從而影響了高性能計算機系統(tǒng)的整體性能,這就是“存儲墻”問題。消息式內(nèi)存是一種從提高訪存物理帶寬有效利用率角度提出來的內(nèi)存結(jié)構(gòu),它能夠有效克服多核處理器系統(tǒng)中“存儲墻”問題,并提高計算機系統(tǒng)的數(shù)據(jù)吞吐量。
本課題研究了消息式內(nèi)存中連接內(nèi)存控制器和緩沖調(diào)度器之間數(shù)據(jù)傳輸通道的設(shè)計
2、,目的是實現(xiàn)一個高帶寬、低延遲以及穩(wěn)定可靠的數(shù)據(jù)傳輸通道。本文通過分析比較串行總線技術(shù)和并行總線技術(shù)在高速數(shù)據(jù)傳輸上的優(yōu)劣,選擇采用串行總線技術(shù)實現(xiàn)數(shù)據(jù)傳輸通道。為了設(shè)計基于消息式內(nèi)存的串行總線,本文研究了PCI(Peripheral Component Interconnect)Express、RapidIO和Aurora8B/10B(以下簡稱Aurora)等串行協(xié)議規(guī)范,確立了直接應(yīng)用AuroraIP(Intellectual Pr
3、operty)核并對Aurora鏈路層進行功能改進和功能擴展的設(shè)計思路。本文針對Aurora流控機制存在的缺點,設(shè)計更易控制的高效Aurora流控機制。擴展的功能包括了錯誤重傳機制和基于消息式內(nèi)存的多通道Aurora鏈路功耗管理機制。流控機制與錯誤重傳處理機制共同保障了數(shù)據(jù)傳輸?shù)目煽啃?,而多通道鏈路的功耗管理機制實現(xiàn)了高帶寬總線的功耗管理,降低了總線功耗。最后對所設(shè)計的流控模塊、錯誤重傳處理模塊和多通道鏈路功耗管理模塊進行功能仿真,通過
4、功能仿真后將這些模塊集成到標準Aurora IP核中,并進行FPGA(Field Programmable Gate Array)驗證。仿真結(jié)果表明上述模塊的功能均達到了功能要求。同時,在型號為Kintex410T和型號為Zynq Z045的Xilinx FPGA芯片上實現(xiàn)了改進的16通道Aurora接口,該接口實現(xiàn)了鏈路層工作頻率達到78.125MHz,單通道傳輸速率達到3.125Gpbs的預期設(shè)計指標,能較好地滿足消息式內(nèi)存數(shù)據(jù)傳輸
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- IEEE1394串行總線物理鏈路層接口的設(shè)計與驗證.pdf
- 基于PXIe總線的高速串行背板設(shè)計.pdf
- 基于USB總線的內(nèi)存測試模塊設(shè)計.pdf
- 基于FPGA的串行現(xiàn)場總線的研究與設(shè)計.pdf
- 基于消息的電力集成總線.pdf
- 基于PCI總線的串行通訊控制器的設(shè)計.pdf
- 基于AMBA總線的IEEE1394鏈路層芯片研究與設(shè)計.pdf
- 基于CORBA消息集成總線的設(shè)計和實現(xiàn).pdf
- 基于CompactPCI總線的多功能串行通信接口設(shè)計.pdf
- 高速串行總線系統(tǒng)設(shè)計.pdf
- 基于FPGA的串行總線的研究與實現(xiàn).pdf
- WTB總線節(jié)點鏈路層設(shè)計與實現(xiàn).pdf
- 基于ACE框架的并發(fā)消息總線的研究與設(shè)計.pdf
- 基于APB總線的同步串行接口IP設(shè)計與驗證.pdf
- 基于CPCI總線的多協(xié)議串行通信研究.pdf
- 基于串行總線的多電機智能驅(qū)動器設(shè)計.pdf
- 基于VME總線的多通道智能串行系統(tǒng).pdf
- 基于Nios的串行總線分析儀研制.pdf
- 基于通用串行總線的嵌入式多軸控制器的開發(fā).pdf
- 基于LVDS高速串行總線通信技術(shù)的研究.pdf
評論
0/150
提交評論