版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、現(xiàn)代雷達(dá)系統(tǒng)廣泛采用脈沖壓縮技術(shù),在確保雷達(dá)作用距離和速度分辨力的前提下,采用大時(shí)帶積脈沖壓縮信號(hào):如線性調(diào)頻(LFM)、非線性調(diào)頻(NLFM)和相位編碼信號(hào)等,提高距離分辨力。 本文主要研究基于FPGA和多片DSP的雷達(dá)多波形頻域數(shù)字脈沖壓縮系統(tǒng)及其軟件設(shè)計(jì)。全文分析了線性調(diào)頻信號(hào)(LFM),非線性調(diào)頻信號(hào)(NLFM)的頻域脈沖壓縮方法及其旁瓣抑制濾波器的設(shè)計(jì)和優(yōu)化,詳細(xì)介紹了脈沖壓縮系統(tǒng)中基于4片ADSP21160的處理單元
2、和單片ADSP21160和FPGA組成的接口單元的軟件設(shè)計(jì)。根據(jù)最后試驗(yàn)數(shù)據(jù)及系統(tǒng)分析,此系統(tǒng)技術(shù)指標(biāo)完全滿足實(shí)用系統(tǒng)的設(shè)計(jì)要求。 本文完成的主要工作和創(chuàng)新之處有:(1)分別完成了對(duì)帶寬為5MHz,時(shí)寬在9μs~42μs范圍內(nèi)LFM信號(hào),帶寬為5MHz,時(shí)寬在9μs~21μs范圍內(nèi)NFLM信號(hào)的頻域脈沖壓縮的分析和旁瓣抑制濾波器的設(shè)計(jì)及優(yōu)化。 (2)脈沖壓縮系統(tǒng)處理單元4片ADSP21160脈沖壓縮處理程序的優(yōu)化和接口單
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于DSP-FPGA的多波形數(shù)字脈沖壓縮系統(tǒng)硬件的研究與實(shí)現(xiàn).pdf
- 基于通用DSP的多波形數(shù)字脈沖壓縮技術(shù)的研究.pdf
- 多波形頻域數(shù)字脈沖壓縮系統(tǒng)的研究.pdf
- 多波形脈沖壓縮研究與實(shí)現(xiàn).pdf
- 基于FPGA的脈沖壓縮系統(tǒng)研究與實(shí)現(xiàn).pdf
- 基于FPGA的雷達(dá)脈沖壓縮系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 基于FPGA數(shù)字脈沖壓縮技術(shù)研究和仿真系統(tǒng)實(shí)現(xiàn).pdf
- 基于DSP-FPGA的組合導(dǎo)航系統(tǒng)研究與實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)字下變頻與數(shù)字脈沖壓縮技術(shù)研究.pdf
- 基于多DSP的脈沖壓縮和動(dòng)目標(biāo)檢測(cè).pdf
- 線性調(diào)頻信號(hào)的脈沖壓縮系統(tǒng)設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 線性調(diào)頻信號(hào)的脈沖壓縮系統(tǒng)的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 基于DSP-FPGA的高速數(shù)據(jù)采集與處理.pdf
- 高性能數(shù)字脈沖壓縮技術(shù)的研究與實(shí)現(xiàn).pdf
- 多DSP遠(yuǎn)程視頻監(jiān)控系統(tǒng)軟件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的非線性調(diào)頻信號(hào)脈沖壓縮的實(shí)現(xiàn).pdf
- 基于DSP的核信號(hào)波形數(shù)字化獲取與處理系統(tǒng)設(shè)計(jì).pdf
- 基于DSP和FPGA的數(shù)字對(duì)消系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于DSP-FPGA的捷聯(lián)慣性導(dǎo)航系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的寬帶信號(hào)實(shí)時(shí)脈沖壓縮系統(tǒng)設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論