版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、現(xiàn)代雷達系統(tǒng)廣泛采用脈沖壓縮技術,用以解決作用距離與分辨能力之間的矛盾。脈沖壓縮是指雷達通過發(fā)射寬脈沖,保證足夠的最大作用距離,而接收時,采用相應的脈沖壓縮法獲得窄脈沖以提高距離分辨率的過程。同時,數(shù)字信號處理技術的迅猛發(fā)展和廣泛應用,為雷達脈沖壓縮處理的數(shù)字化實現(xiàn)提供了可能。 本文主要研究雷達多波形頻域數(shù)字脈沖壓縮系統(tǒng)的硬件系統(tǒng)實現(xiàn)。在匹配濾波理論的指導下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP
2、21160M的多波形頻域數(shù)字脈沖壓縮系統(tǒng)。該系統(tǒng)可處理時寬在42μs以內(nèi)、帶寬在5MHz以下的線性調(diào)頻信號(LFM),非線性調(diào)頻信號(NLFM)和Taylor四相碼信號,且技術指標完全滿足實用系統(tǒng)的設計要求。 本文完成的主要工作和創(chuàng)新之處有:(1)基于雙通道模數(shù)轉換器AD10242設計高精度數(shù)據(jù)采集電路,為整個脈壓系統(tǒng)的工作提供必要的條件。完成了前端模擬信號輸入電路的優(yōu)化和差分輸入時鐘的產(chǎn)生,以實現(xiàn)高精度采樣。 (2)根
3、據(jù)協(xié)議和脈壓系統(tǒng)的工作要求,以基于FPGAEP1K100QC208完成系統(tǒng)控制,使整個脈壓系統(tǒng)正確穩(wěn)定地工作。同時以該FPGA生成雙口RAM,實現(xiàn)數(shù)據(jù)暫存,以匹配采樣速率和脈壓系統(tǒng)頻率。 (3)設計基于4片高性能ADSP21160M的緊耦合并行處理系統(tǒng),以完成多波形頻域數(shù)字脈沖壓縮的全部運算工作。4片DSP共享外部總線,且各DSP以鏈路口互連,進行數(shù)據(jù)通信。各DSP還使用一個鏈路口連接到接口板DSP,將脈壓結果送出。 (
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于DSP-FPGA的多波形數(shù)字脈沖壓縮系統(tǒng)軟件的研究與實現(xiàn).pdf
- 基于通用DSP的多波形數(shù)字脈沖壓縮技術的研究.pdf
- 多波形頻域數(shù)字脈沖壓縮系統(tǒng)的研究.pdf
- 多波形脈沖壓縮研究與實現(xiàn).pdf
- 基于FPGA的脈沖壓縮系統(tǒng)研究與實現(xiàn).pdf
- 基于FPGA的雷達脈沖壓縮系統(tǒng)的研究與實現(xiàn).pdf
- 基于FPGA數(shù)字脈沖壓縮技術研究和仿真系統(tǒng)實現(xiàn).pdf
- 基于DSP-FPGA的組合導航系統(tǒng)研究與實現(xiàn).pdf
- 基于FPGA的數(shù)字下變頻與數(shù)字脈沖壓縮技術研究.pdf
- 基于多DSP的脈沖壓縮和動目標檢測.pdf
- 線性調(diào)頻信號的脈沖壓縮系統(tǒng)設計與FPGA實現(xiàn).pdf
- 基于DSP的圖像壓縮系統(tǒng)的硬件設計與實現(xiàn).pdf
- 線性調(diào)頻信號的脈沖壓縮系統(tǒng)的設計與FPGA實現(xiàn).pdf
- 基于DSP-FPGA的高速數(shù)據(jù)采集與處理.pdf
- 高性能數(shù)字脈沖壓縮技術的研究與實現(xiàn).pdf
- 基于DSP的視頻采集壓縮系統(tǒng)的硬件設計與實現(xiàn).pdf
- 基于FPGA的任意波形發(fā)生器硬件系統(tǒng)設計與實現(xiàn).pdf
- 基于FPGA的非線性調(diào)頻信號脈沖壓縮的實現(xiàn).pdf
- 基于DSP的核信號波形數(shù)字化獲取與處理系統(tǒng)設計.pdf
- 基于DSP和FPGA的數(shù)字對消系統(tǒng)設計與實現(xiàn).pdf
評論
0/150
提交評論