2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩65頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、本文簡要介紹了光柵檢測裝置在國內(nèi)外的發(fā)展動態(tài)及光柵測量的基本原理,對比分析了當今一些光柵檢測系統(tǒng)的優(yōu)缺點,并進而提出了基于高速FPGA器件來實現(xiàn)的集成化設計方案。 新型器件可定制微控制器Zylogic E5內(nèi)部集成了加速的8051和FPGA單元,本設計利用一片Zylogic E5實現(xiàn)了光柵數(shù)顯裝置的細分辨向、計數(shù)、微處理器、人機接口等全部功能的集成,構成嵌入式光柵檢測片上系統(tǒng)(SOC),采取自頂而下的開發(fā)思想,利用硬件描述語言’

2、Vcrilog HDL進行系統(tǒng)的硬件模塊設計,并與使用C51設計的軟件程序相結合,組成了移植性很強的片上系統(tǒng)(SOC)。最后,利用Fastchip開發(fā)平臺進行了系統(tǒng)的整體開發(fā)和實時調(diào)試,ZE5 CSOC器件與FastChip Device Link工具(該工具是基于主機的調(diào)試器),以及JTAG下載/調(diào)試電纜相結合,組成了實時、全速的片上調(diào)試系統(tǒng)。 新型的集成化設計方案具有以下特點:全數(shù)字化,整個電路設計基于全數(shù)字化思想,各部分功

3、能采用硬件描述語言Vcrilog HDL系統(tǒng)邏輯功能進行描述,通過數(shù)字邏輯實現(xiàn)具體功能;高集成度,整個系統(tǒng)在一片可定制微控制器ZE5上實現(xiàn),相對于傳統(tǒng)電路明顯的減少了器件使用的數(shù)量,以三坐標光柵數(shù)顯系統(tǒng)為例,集成化以后可以減少了13片IC及多個電阻電容,從而大大減少了印刷電路板的面積,提高了系統(tǒng)的穩(wěn)定性;高速度,采用40MHz的系統(tǒng)時鐘,使得系統(tǒng)的跟蹤速度大大提高,擺脫了計數(shù)頻率受限的缺點;強升級能力及可移植性,模塊化設計及系統(tǒng)資源的可

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論