已閱讀1頁,還剩179頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、低密度校驗碼(LDPC)是一種能逼近Shannon容量限的漸進好碼,其長碼性能甚至超過了Turbo碼。低密度校驗碼以其迭代譯碼復雜度低,沒有錯誤平層,碼率和碼長可靈活改變的優(yōu)點成為Turbo碼強有力的競爭對手。目前,LDPC碼已廣泛應用于深空通信、光纖通信、衛(wèi)星數(shù)字視頻和音頻廣播等領域,因此LDPC碼編譯碼器的硬件實現(xiàn)已成為糾錯編碼領域的研究熱點之一。 本文在分析LDPC碼的基本編碼結構基礎上,首先研究了LDPC碼的隨機構造方法
2、,并給出了有效的PEG算法實現(xiàn)方法,重點分析了用環(huán)消除(cycle elimination)算法實現(xiàn)的準循環(huán)LDPC碼的構造。然后對LDPC碼的幾種不同譯碼算法進行分析比較,討論了一種適合硬件實現(xiàn)的譯碼算法-TDMP算法,并對易于硬件實現(xiàn)的TDMP算法進行了性能仿真,仿真結果表明TDMP算法作為硬件實現(xiàn)的譯碼算法具有優(yōu)異的性能優(yōu)勢。最后針對Altera公司的StratixEPIS25 FPGA芯片設計了一個基于TDMP算法的(4096,
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的LDPC碼譯碼器的實現(xiàn).pdf
- 基于FPGA的LDPC碼譯碼研究與硬件實現(xiàn).pdf
- LDPC碼迭代譯碼器的FPGA實現(xiàn).pdf
- LDPC碼譯碼研究與FPGA實現(xiàn).pdf
- LDPC碼譯碼算法的FPGA設計與實現(xiàn).pdf
- QC-LDPC碼的研究與FPGA實現(xiàn).pdf
- 基于FPGA的LDPC碼編譯碼算法的設計與實現(xiàn).pdf
- 基于FPGA的LDPC碼高速譯碼器的設計與實現(xiàn).pdf
- 準循環(huán)LDPC碼編譯碼的FPGA實現(xiàn).pdf
- 多碼率LDPC碼編譯器的FPGA實現(xiàn).pdf
- LDPC碼編碼器FPGA實現(xiàn)研究.pdf
- RS碼、LDPC碼級聯(lián)編解碼器的FPGA實現(xiàn).pdf
- 基于FPGA的多元LDPC碼編譯碼器設計與實現(xiàn).pdf
- LDPC碼譯碼算法研究和FPGA實現(xiàn).pdf
- LDPC碼研究與FPGA硬件平臺實現(xiàn).pdf
- 多碼率LDPC碼研究及其FPGA實現(xiàn).pdf
- LDPC碼譯碼器FPGA實現(xiàn)研究.pdf
- RS碼與LDPC碼級聯(lián)編解碼器的FPGA實現(xiàn).pdf
- 基于fpga的多元ldpc碼編譯碼器設計與實現(xiàn)
- 基于MRF的二元LDPC碼譯碼算法研究及FPGA實現(xiàn).pdf
評論
0/150
提交評論