版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、低密度奇偶校驗(yàn)(Low-Density Parity-Check,LDPC)碼具有優(yōu)異的性能,且譯碼涉及的數(shù)據(jù)運(yùn)算簡(jiǎn)單,該類碼字的 FPGA實(shí)現(xiàn)已經(jīng)廣泛應(yīng)用于數(shù)字電視和通信等領(lǐng)域。非結(jié)構(gòu)化 LDPC碼檢驗(yàn)矩陣中非零元素的分布沒有任何規(guī)律,因而比結(jié)構(gòu)化 LDPC碼的性能較好。但是,由于非結(jié)構(gòu)化碼字的校驗(yàn)矩陣沒有循環(huán)結(jié)構(gòu)或者準(zhǔn)循環(huán)結(jié)構(gòu),增加了非結(jié)構(gòu)碼字在邏輯設(shè)計(jì)與實(shí)現(xiàn)中的復(fù)雜度,同時(shí)矩陣中“1”不規(guī)律的分布增加了 FPGA實(shí)現(xiàn)的邏輯設(shè)計(jì)難度
2、。因此,本文重點(diǎn)研究了非結(jié)構(gòu)化碼字的邏輯設(shè)計(jì)與實(shí)現(xiàn),并提出一種基于行列置換的映射方法,以降低不規(guī)律度分布的影響,減少對(duì)碼字譯碼性能的影響,能夠有效地降低實(shí)現(xiàn)復(fù)雜度。本文的主要內(nèi)容如下:
首先,介紹了兩種不同結(jié)構(gòu)的 LDPC碼,詳細(xì)推導(dǎo)了幾種性能較好的譯碼算法,并針對(duì)同一組碼字給出了使用不同算法時(shí)的性能比較結(jié)果。
然后,比較了不同結(jié)構(gòu)的碼字在邏輯設(shè)計(jì)與實(shí)現(xiàn)中的優(yōu)缺點(diǎn),并且提出了一種基于行列置換的映射方法,以簡(jiǎn)化非結(jié)構(gòu)化
3、 LDPC譯碼器的邏輯設(shè)計(jì),有效降低 FPGA實(shí)現(xiàn)的難度,還具體地分析了量化方案和譯碼算法中幾個(gè)關(guān)鍵參數(shù)對(duì)碼字性能的影響。
最后,根據(jù)本文提出的用于簡(jiǎn)化邏輯的映射方法,基于串行結(jié)構(gòu)設(shè)計(jì)并完成了非結(jié)構(gòu)化(548,274)LDPC譯碼器的邏輯設(shè)計(jì),并進(jìn)行綜合仿真和布局布線,可以較準(zhǔn)確地譯出碼字。針對(duì)非結(jié)構(gòu)化LDPC譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn),本文提出了一種并行設(shè)計(jì)思路以解決定點(diǎn)數(shù)尋址的沖突問題,從而獲得較高的數(shù)據(jù)處理速率。
溫馨提示
- 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- LDPC碼譯碼算法的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- LDPC碼譯碼研究與FPGA實(shí)現(xiàn).pdf
- 結(jié)構(gòu)化LDPC碼及其自適應(yīng)編碼技術(shù).pdf
- 大圍長(zhǎng)結(jié)構(gòu)化LDPC碼的構(gòu)造研究.pdf
- 結(jié)構(gòu)化IRA-LDPC碼的圍線分析.pdf
- 基于矩陣掩模的結(jié)構(gòu)化LDPC碼構(gòu)造研究.pdf
- QC-LDPC碼的研究與FPGA實(shí)現(xiàn).pdf
- 基于FPGA的LDPC碼的實(shí)現(xiàn).pdf
- LDPC碼研究與FPGA硬件平臺(tái)實(shí)現(xiàn).pdf
- LDPC碼的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 非結(jié)構(gòu)化到結(jié)構(gòu)化數(shù)據(jù)轉(zhuǎn)換的研究與實(shí)現(xiàn).pdf
- 基于FPGA的LDPC碼譯碼研究與硬件實(shí)現(xiàn).pdf
- 基于FPGA的LDPC碼編譯碼算法的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 結(jié)構(gòu)化LDPC碼及在編碼調(diào)制系統(tǒng)中的應(yīng)用.pdf
- 基于FPGA的LDPC碼高速譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- LDPC碼高效編譯碼器設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 可配置LDPC碼編碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 可配置LDPC碼譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 非結(jié)構(gòu)化醫(yī)療文檔的結(jié)構(gòu)化處理與系統(tǒng)實(shí)現(xiàn).pdf
- 基于FPGA的多元LDPC碼編譯碼器設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論