數(shù)據(jù)加密在FPGA系統(tǒng)中的設計.pdf_第1頁
已閱讀1頁,還剩60頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、隨著微電子技術的不斷發(fā)展,基于FPGA技術的片上系統(tǒng)(SOC,SystemOnChip)設計逐漸成為嵌入式系統(tǒng)發(fā)展的新方向。它作為一種介于通用處理器和ASIC之間的全新計算解決方案具有設計方式靈活,開發(fā)周期短,軟硬件在系統(tǒng)可編程,系統(tǒng)可裁減,可擴充,可升級等諸多優(yōu)點,因而在信息安全、計算機視覺以及移動通訊等領域具有廣闊的應用前景。
   本文以FPGA技術為基礎,提出了一種基于統(tǒng)一硬件任務接口的嵌入式系統(tǒng)設計方法。并在Xilin

2、xVirtex-ⅡFPGA上,針對數(shù)據(jù)加密計算設計并驗證了一種通用的加密任務接口。具體完成了以下工作:
   首先,簡要介紹了片上系統(tǒng)的概念和發(fā)展,重點介紹了Virtex-ⅡProFPGA相關的基礎知識和開發(fā)設計流程。
   第二,介紹了統(tǒng)一硬件任務接口的概念,分析了軟硬件任務之間的區(qū)別。設計了一種通用的加密任務接口用于加密任務的狀態(tài)控制。
   第三,對DES加密算法進行了介紹,并在所設計的通用加密任務接口的基

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論