版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、在世界經(jīng)濟高速發(fā)展,船舶急速增加的當今社會,海上交通安全變得越來越不容忽視,AIS系統(tǒng)就是在這樣一個背景下提出來的。在2000年的IMO會議上通過了船舶強制安裝AIS設備的提案,所有相關船舶均要安裝AIS設備,所以AIS船載設備已經(jīng)是船用電子設備的重要組成部分,目前在我國市場上的AIS設備的核心芯片基本全部依賴進口,因此研究和攻克AIS核心芯片關鍵技術,研制具有自主知識產(chǎn)權的AIS設備,是我國船用電子產(chǎn)業(yè)發(fā)展的急需,本研究課題就是在這個
2、背景下提出的。
本論文在詳細分析AIS系統(tǒng)原理與構(gòu)成以及AIS設備原理的基礎上,利用FPGA具有使用高速低耗、設計周期短、生產(chǎn)成本小和Verilog語言、C語言在對軟硬件電路進行編程時使用方便靈活的特點,設計一套AIS設備核心部分,即能夠?qū)崿F(xiàn)AIS信息調(diào)制與解調(diào)功能的片上系統(tǒng)SOC。其具體的實現(xiàn)過程如下:
(1)根據(jù)ITU-RM.1371-4建議書中對AIS系統(tǒng)的設計要求,提出針對AIS信息調(diào)制與解調(diào)技術的理
3、論方案,分析各種調(diào)制解調(diào)方案的優(yōu)勢與弊端,最后確定一種適合AIS系統(tǒng)實際應用的調(diào)制解調(diào)方法。
(2)使用Verilog、C語言對硬件電路和軟件計算進行編程,采用軟硬件協(xié)同設計的方法,在ISE12.3和EDK12.3的軟件環(huán)境下對調(diào)制解調(diào)功能進行仿真驗證。
(3)仿真驗證結(jié)果無誤后,將程序下載到Xilinx公司的Spartan-3Estarter實驗板上運行,檢驗運行結(jié)果。對調(diào)制部分的檢驗采用Tektronix
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于EPGA的EPA控制器的設計.pdf
- 基于國產(chǎn)SOC FPGA的運動控制器設計.pdf
- 基于龍芯SoC的USB主機控制器的設計研究.pdf
- 基于SOC存儲控制器的研究與開發(fā).pdf
- 基于SoC的通用存儲控制器IP核的分析與設計.pdf
- 基于MCU和CAN控制器的SOC片上系統(tǒng)設計.pdf
- 面向SoC的USB控制器IP核設計.pdf
- SOC芯片中CAN總線控制器的設計.pdf
- 基于硬核復用的SoC微控制器設計及其應用研究.pdf
- 基于SOC的網(wǎng)絡數(shù)據(jù)傳輸控制器研究與設計.pdf
- SOC系統(tǒng)中閃存控制器的設計與驗證.pdf
- RISC微控制器的設計及SOC集成研究.pdf
- 基于測試控制器的SOC低功耗優(yōu)化設計方法的研究.pdf
- 基于SOC的AHB總線與USB總線的橋接控制器設計.pdf
- 安全密鑰soc芯片usb1.1控制器設計
- 基于FPGA的AIS鏈路層SOC芯片研究.pdf
- SoC驗證平臺中1553B總線控制器設計.pdf
- 面向SOC的UART及DMA控制器IP軟核的設計.pdf
- 基于模型的魯棒控制器設計.pdf
- 基于DSP的振動控制器設計.pdf
評論
0/150
提交評論