版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著集成電路技術和無線通信技術的快速發(fā)展,可植入式、便攜式以及可穿戴等智能應用得到了快速的發(fā)展和普及,模數轉換器(ADC)作為檢測、控制系統中將自然界模擬信號轉換為可處理的數字信號的重要接口,在無線通信中扮演著重要的角色。為了滿足易集成、低功耗、長壽命的發(fā)展需求,低電壓低功耗的模數轉換器成為當前的研究熱點。
論文旨在設計一款低電壓逐次逼近寄存器型模數轉換器。論文首先闡述了SAR ADC的基本工作原理、性能指標以及幾種常見的低電
2、壓設計技術;調研了應用于SAR ADC的電容開關方法并分析了它們的優(yōu)缺點,在此基礎上提出了一種應用于低電壓SAR ADC的二進制電容陣列及其低功耗開關方法,該方法只使用兩個參考電平就實現了很高的能量利用率,同時減少了電容數量和DAC輸出共模的變化;設計了一個分裂電容陣列,在保持最低位電容和dummy電容不變的同時,其它的高位電容都分裂成兩個相等的電容,在實際的轉換過程中,有聯合、分裂以及浮置等電容開關操作;從匹配度和開關噪聲方面優(yōu)化了D
3、AC單位電容的選取;從線性度和采樣誤差兩個方面優(yōu)化了SARADC的采樣開關電路;對低電壓比較器進行了研究設計,比較器由兩級預放大器和鎖存器構成,對兩級預放大器的增益、帶寬、噪聲以及功耗進行優(yōu)化設計;比較器采用自動校零技術來消除比較器的失調誤差。最后對控制邏輯時序進行了研究設計,使用同步時序控制邏輯。
本文基于TSMC130nm CMOS工藝進行版圖設計,面積為500μm×390μm。后仿真結果表明最差工藝角情況下,當模擬和數字
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于低電壓高精度12-bit SAR ADC設計.pdf
- 10Bit 30MS-s低功耗SAR ADC設計.pdf
- 12-bit 20MS-s帶數字后臺校準的流水線ADC的設計.pdf
- 一種CMOS 12-bit 125ksps全差分SAR ADC.pdf
- 低功耗12bit 50MS-s pipeline ADC中MDAC模塊的設計.pdf
- 10比特30MS-s低功耗SAR ADC設計.pdf
- 12bit,100MS-s采樣率流水線ADC的設計與實現.pdf
- 10bit超低功耗SAR ADC設計.pdf
- 16MS-s 7bit低電壓低功耗CMOS數模轉換器設計與實現.pdf
- 高速低電壓流水線ADC設計.pdf
- Design of an 8-bit 320-MS-s Cascaded Folding and Interpolating ADC.pdf
- 低電壓低功耗10bit 30MSPS流水線型ADC的設計.pdf
- 14bit 125MS-s流水線型ADC中MDAC的設計.pdf
- 10-bit高精度低功耗SAR ADC設計研究.pdf
- 14bit 250MS-s流水線ADC中采樣保持電路的設計.pdf
- 應用于電機控制的14bit SAR ADC設計.pdf
- 12bit 50MSPS PIPELINE ADC設計.pdf
- 12bit 50MSPS流水線ADC中基準電壓源的設計.pdf
- 嵌入式10-bit 50MS-s流水線ADC設計技術研究.pdf
- 12 bit Pipeline ADC中采樣保持電路的設計.pdf
評論
0/150
提交評論