

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、湖南大學(xué)碩士學(xué)位論文16bit∑△ADC的設(shè)計姓名:葉英申請學(xué)位級別:碩士專業(yè):微電子學(xué)與固體電子學(xué)指導(dǎo)教師:曾健平20080302AbstractF△ADCtechn0109yisbasedonoversampling,noiseshapinganddecimationnltering∑△ADCexploitstheenhancedspeedandcircuitdensityofmodernVLSItechn0109iesandove
2、rcomelimitationsonresolutionthatresultfromthecomponentmismatchingAlso,duetoitsdigitalnature∑△ADCcanbeintegratedontootherdi2italdevicesanditsmanufacturingtechnologyisnotspecialSothecostofimplementationislowandwillcontinue
3、todecreaseThedesignmethodof∑△ADCisresearchedsystematicallyanda16bit∑△ADCwhichisusedinhighqualityaudiodeViceisdesignedy△ADCisconsistingofmodulatoranddigitalfilterInthedesignofmodulator,thestructureof64OSR,5order,singlebit
4、,distributedfeedfordandlocalfeedbackisproposedbycomparingwithotherstructuresandoptimizingtheNTFtransferfunctionThenonidealfactorswhichwillinfecttheperformanceofmodulatorareanalvzedindetailaswellThewholecircuitofmodulator
5、isgiVenthenThefactorswhichwillbeencounteredaredescriedandmodulesincludeantialiasingfilter,clockcircuit,bandgapvoltagereference,SCintegrator,1atchedcomparatorandDACaredesignedThetransf6nnablestagenonrecursivecombnlterarch
6、itectureisproposedbyamendingandoptimizingtherecursiVecomb61teronthebaseofdecimationfiltertheofVA52orderFIRcompensated矗lterwhichisusedtocorrectthedroopmthecomefilterpassbandisalsoproposedThen,thecircuitimplementationandcl
7、ockschedulingaredescriedindetailThewholecircuitof∑△ADCisgivenatlastThesimulationresultisbasedontheO5“mCSMCtechnologybySpectreintheCadencetestifytheSNRofmodulatorreachedl15dBandleavetheenoughnoisemarginsfordigitalfilterAc
8、cordingtotheresultsofsimulatethetest6leofdigitalfiltercircuitbyusingVerilog‘XLinCadenceThecircuitmeetstherequestsofexactschedulingandcorrectdataAccordingtotheresultofsimulatethewholesystembyusingSimulinkinMatlabTheSNRofA
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于55nm工藝的16bit SAR ADC研究與設(shè)計.pdf
- 16bit 100MSPS流水線ADC中MDAC的設(shè)計.pdf
- 16bit 100MSPS流水線ADC中關(guān)鍵模塊的設(shè)計.pdf
- 16bit切換算法介紹
- 16bit音頻過采樣DAC的FPGA設(shè)計實現(xiàn).pdf
- 16Bit Sigma-Delta Modulator For Voice Application.pdf
- 16 bit Sigma-Delta ADC芯片的研究與設(shè)計.pdf
- 16bit Sigma-Delta DAC中數(shù)字調(diào)制器設(shè)計及驗證.pdf
- 應(yīng)用于音頻系統(tǒng)的離散時間16Bit精度Delta Sigma AD轉(zhuǎn)換器設(shè)計.pdf
- 12 bit Pipeline ADC中采樣保持電路的設(shè)計.pdf
- 10bit超低功耗SAR ADC設(shè)計.pdf
- 12bit 50MSPS PIPELINE ADC設(shè)計.pdf
- 6Bit 125MSPS Folding and Interpolating ADC設(shè)計.pdf
- 應(yīng)用于電機控制的14bit SAR ADC設(shè)計.pdf
- 10-bit高精度低功耗SAR ADC設(shè)計研究.pdf
- 基于低電壓高精度12-bit SAR ADC設(shè)計.pdf
- 12Bit 40MSPs Pipeline ADC關(guān)鍵模塊的設(shè)計.pdf
- 流水線型10-bit高速ADC芯片設(shè)計.pdf
- 1-MS-s 12-bit低電壓SAR ADC設(shè)計.pdf
- 10bit自校準(zhǔn)算法型流水線ADC設(shè)計.pdf
評論
0/150
提交評論