已閱讀1頁,還剩85頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、隨著工藝尺寸不斷減小及電子產(chǎn)品向多功能發(fā)展,SoC的規(guī)模持續(xù)增大。規(guī)模的擴大意味著有更多的業(yè)務模塊對DDR進行讀寫訪問,這就帶來一個DDR帶寬分配的問題。對于一個給定的DDR,其最大的帶寬是一定的,如何達到 DDR最大帶寬及如何在有限帶寬下合理分配帶寬已成為影響整個SoC性能的關鍵因素之一。
本研究在某型號顯示芯片的架構下設計了DDR控制器三級仲裁電路。第一級仲裁電路,針對一個模塊同時發(fā)出讀寫操作,提出并設計了先到先授權,同時
2、到讀授權的電路,電路同時對授權的操作請求附上QoS屬性,包括優(yōu)先級等參數(shù);第二級仲裁電路,針對多個模塊同時訪問DDR資源的情況,提出并設計了以動態(tài)流量限制為基礎的授權電路,既能保證每個模塊能在一定時間內(nèi)得到DDR響應,也能確保優(yōu)先級高的模塊得到快速響應;第三級仲裁電路,針對命令緩沖器里多條命令請求爭用DDR的情況,提出并采用了以時限機制、效率優(yōu)先機制、優(yōu)先級調(diào)整機制等相結合的方法,既保障了優(yōu)先級高的命令快速訪問DDR,也盡可能最大化利用
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- DDR SDRAM控制器的設計與驗證.pdf
- DDR3控制器的設計與驗證.pdf
- DDR2 SDRAM控制器的設計與驗證.pdf
- 基于CoreConnect總線的DDR3控制器設計與驗證.pdf
- 基于FPGA的DDR3控制器IP設計與驗證.pdf
- 基于雙PLB總線DDR2存儲控制器的設計與驗證.pdf
- 基于DDR3控制器的高速存儲接口系統(tǒng)的設計與驗證.pdf
- DDRⅡ SDRAM控制器設計實現(xiàn).pdf
- DDR3內(nèi)存控制器的IP核設計及FPGA驗證.pdf
- DDR3存儲控制器的設計與實現(xiàn).pdf
- IEEE1394總線物理層仲裁控制器的設計與驗證.pdf
- VGA控制器的設計與驗證.pdf
- PXI示波器DDR SDRAM控制器的設計.pdf
- DDR2內(nèi)存控制器的模塊設計和驗證平臺技術研究.pdf
- DDR3 SDRAM控制器與PHY的設計與仿真.pdf
- 高性能DDR3-LPDDR2 SDRAM控制器設計及軟件驗證.pdf
- 基于模糊控制的三級倒立擺系統(tǒng)的控制器設計.pdf
- 面向視頻編碼應用的DDR控制器設計.pdf
- 適用于DDR SDRAM的控制器設計.pdf
- CAN總線控制器的設計與驗證.pdf
評論
0/150
提交評論