CMOS集成基準(zhǔn)電壓源設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩68頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、基準(zhǔn)電壓源是模擬集成電路中的基本單元,它在SOC、ADC、DAC、傳感器和通信電路以及存儲(chǔ)器等領(lǐng)域有廣泛應(yīng)用。基準(zhǔn)源的目的是向后續(xù)電路提供穩(wěn)定的、不隨外界因素(主要是電源電壓和環(huán)境溫度)影響的電壓,它的輸出是直流值。在基準(zhǔn)電壓源的設(shè)計(jì)中,如何實(shí)現(xiàn)高精度、低溫度系數(shù)是一大難點(diǎn)。對(duì)于基準(zhǔn)電壓源來說,目前公認(rèn)的性能比較好的是帶隙基準(zhǔn)電壓源,所謂的帶隙基準(zhǔn)電壓源是指其輸出電壓在1.25V左右,這個(gè)值和硅的能帶隙相當(dāng),故稱其為帶隙基準(zhǔn)源。

2、  本文概述了基準(zhǔn)電壓源的發(fā)展歷史,現(xiàn)狀和趨勢(shì),指出了本課題的研究意義。闡述了設(shè)計(jì)中相關(guān)的器件理論與工藝模型,對(duì)CMOS工藝下的兩種有源器件,即亞閾值工作狀態(tài)下的金屬場效應(yīng)晶體管(MOSFET)及襯底PNP雙極型晶體管(BJT)的溫度模型及其影響因素進(jìn)行了分析和比較,指明襯底 PNP雙極型晶體管更適合作為基準(zhǔn)電壓源的溫度補(bǔ)償元件。分析了帶隙基準(zhǔn)電壓源的基本原理,在比較了幾種常用的帶隙基準(zhǔn)電壓源結(jié)構(gòu)的基礎(chǔ)上,對(duì)集成穩(wěn)壓器件中基準(zhǔn)電壓源的一

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論