低抖動時鐘穩(wěn)定電路研究與設計.pdf_第1頁
已閱讀1頁,還剩64頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、模擬數(shù)字轉換電路(ADC)是VLSI數(shù)字信號處理系統(tǒng)中的重要模塊,采樣保持電路(S/H)是ADC中的關鍵單元電路。當ADC的精度達到12bit以上時,受時鐘影響的孔徑時間不確定性會引起采樣點偏移,從而導致采樣保持電路信噪比降低,直接影響采樣保持電路的精度,進而影響整個ADC的性能。因此需要采用時鐘穩(wěn)定電路產(chǎn)生更精確的片上時鐘以減小孔徑時間不確定性。本文研究并設計了一種基于電荷泵鎖相環(huán)的時鐘穩(wěn)定電路,該電路將應用于12bit精度,100M

2、Hz采樣頻率的流水線ADC中,為其提供100MHz,50%占空比的低抖動時鐘信號?;谥行緡H0.18μmCMOS數(shù)?;旌蠘藴使に?設計了鑒頻鑒相器,電荷泵,低通濾波器,壓控振蕩器及分頻器這幾個重要子單元電路。與傳統(tǒng)鑒頻鑒相器存在“死區(qū)”相比,本設計所用的預充電鑒頻鑒相器的“死區(qū)”完全消去;開關在源端的全差分電荷泵實現(xiàn)了充放電電流的很好匹配,誤差小于1%,同時,困擾傳統(tǒng)電荷泵的電荷共享,時鐘饋通等效應在此電荷泵中也大大減小;設計的壓控振

3、蕩器中心振蕩頻率為400MHz,在調節(jié)范圍內(nèi),振蕩器的線性度非常好。對完整的時鐘穩(wěn)定電路的仿真結果表明,電源電壓1.8V,溫度25℃,TT模型下,基于鎖相環(huán)的時鐘穩(wěn)定電路的鎖定時間為17μs。給輸入加上均方根值為0.5ps的抖動,同時給壓控振蕩器的關鍵器件并聯(lián)上相應的熱噪聲電流,仿真得到的輸出信號邊沿的抖動為0.3ps,滿足12bit精度,100MHz采樣頻率的流水線ADC系統(tǒng)對時鐘抖動不高于0.33ps的要求。電源電壓為1.8V時,整

4、體電路的功耗為13mW。然后,分別對電路在不同的工藝角模型,電源電壓和溫度條件下進行仿真,結果表明,在這些PVT(Process-Voltage-Temperature)條件下,電路均能正常工作。在重點考慮器件匹配性,電路對稱性,保護敏感器件的條件下進行了整體電路的版圖設計,整個基于鎖相環(huán)的時鐘穩(wěn)定電路的版圖面積為1200μm×480μm。本論文的研究結果表明設計的基于鎖相環(huán)的時鐘穩(wěn)定電路在鎖定時間,頻率范圍,輸出時鐘抖動和功耗方面皆具

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論