版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、模擬數(shù)字轉換器(ADC)是用于集成電路,溝通模擬信號與數(shù)字信號的關鍵電路。隨著數(shù)字集成電路的不斷發(fā)展,各種信號處理都在數(shù)字電路中進行,迫切需求速度更快、精度更高的ADC,使之將模擬信號轉換為數(shù)字信號。目前,ADC的種類繁多,用于不同精度,速度的工作環(huán)境。隨著人們對環(huán)境的不斷探索,必須不斷的開發(fā)出更高速、更低功耗的ADC以適應集成電路的需要。采用時間交織技術的ADC結構作為一種新型的ADC電路結構為提高電路的采樣速率,降低單個ADC電路的
2、性能要求發(fā)揮著重要作用,但是這種電路同時要求高的時鐘匹配和精度,多通道ADC又有較大的功耗。然而,在性能至上的今天,研究和設計多通道時間交織型ADC結構越來越成為一種主流趨勢。
本文設計一種新型的時間交織結構采樣保持電路的折疊插值模數(shù)轉換器,在滿足精度要求的情況下此種結構可以交替多通道采樣,提高采樣速度,極大的提高了ADC的性能。其中,采樣保持電路采用了4×2結構的兩級8通道結構,大大降低了每個通道ADC的設計難度。采保電路中
3、使用柵壓自舉開關,提高采樣保持電路的線性度。預放大器第一級采用四輸入的全差分結構來減小系統(tǒng)噪聲,第二級采用全差分的結構用以增大預放大器電路的放大倍數(shù)。預放大器網(wǎng)絡中運用了插值技術和均值網(wǎng)絡技術來提高系統(tǒng)的性能,通過對預放大器網(wǎng)的分析調(diào)整邊界電阻,以滿足電路精度要求。折疊插值電路需要考慮的為速度、功耗和增益的折中。而高速比較器則需要選取合適的結構,以滿足精度、速度的要求。數(shù)字模塊還有編碼器和接口部分的工作,高速情況下合適的輸出接口電路對電
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 一種基于后臺校正的時間交織ADC設計與實現(xiàn).pdf
- 一種雙通道8-bit200MSPS時間交織流水線ADC的研究與設計.pdf
- 一種采用新型調(diào)制模式的開關電源的設計.pdf
- 6位2GSps時間交織ADC設計.pdf
- 基于調(diào)制的時間交織ADC數(shù)字校準技術研究.pdf
- 一種低功耗SAR ADC的設計.pdf
- 一種16位SAR ADC的設計.pdf
- 一種采用AFFC補償方式的新型LDO系統(tǒng).pdf
- 時間交織ADC全數(shù)字校準算法的研究與設計.pdf
- 用于時間交織ADC的時鐘接收及分布網(wǎng)絡設計.pdf
- 時間交織ADC多路選擇采樣-保持電路設計.pdf
- 一種10位逐次逼近ADC的設計.pdf
- 一種采用CDS技術的紅外讀出電路設計.pdf
- 時間交織ADC數(shù)字校正算法的研究與開發(fā).pdf
- 一種新型的CIJFMSK調(diào)制技術.pdf
- 基于正弦擬合的時間交織ADC校準算法設計與實現(xiàn).pdf
- 多通道時間交織流水線ADC的研究與設計.pdf
- 一種用于數(shù)字電源的延遲環(huán)ADC設計.pdf
- 時間交織ADC后臺數(shù)字校準算法的研究.pdf
- 基于FPGA高速時間交織ADC校準與研究.pdf
評論
0/150
提交評論