基于ARMv8架構的中斷控制器設計.pdf_第1頁
已閱讀1頁,還剩80頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、近年來,微處理器的廣泛使用及其輸入/輸出設備的不斷創(chuàng)新,實現微處理器和輸入/輸出設備之間的高效通信非常重要。在輸入/輸出設備系統(tǒng)和微處器之間,中斷控制器起著橋梁的作用。中斷控制器解決了微處理器的快速運行和外設的慢速運行的速度不匹配問題,提高了傳輸的速率和微處理器的效率及其吞吐量,并且降低了系統(tǒng)的功耗。中斷控制器性能的好壞是測量微處理器性能好壞的一個重要參考。因此,研究和設計高性能的中斷控制器具有實用價值。
  論文首先深入分析了國

2、內外中斷控制器的研究現狀,分析了同時多線程技術(Simultaneous multithreading,SMT)、搶占原理、ARMv8架構下中斷處理模式、中斷類型。其次根據通用中斷控制器(Generic InterruptController,GIC)四線程的特點確定GIC的設計方案,給出GIC的系統(tǒng)架構圖。接著研究和分析了GIC寄存器設計、中斷處理流程和中斷狀態(tài)跳轉。然后使用Verilog HDL語言編寫RTL(Register Tr

3、ansfer Level)代碼,并用Modelsim10.1b對各個子模塊做模塊級驗證。各個子模塊通過了Modelsim10.1b軟件仿真測試。隨后使用ISE14.5軟件對中斷控制器進行綜合、布局布線、優(yōu)化和生成二進制文件。在Xilinx Virtex-709開發(fā)板上進行測試,滿足設計要求。最后使用綜合軟件DC(Design Compiler)進行邏輯綜合,結果時序和面積均滿足設計要求。
  本文完成了一種支持ARMv8體系架構的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論