版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著科學(xué)技術(shù)的飛躍發(fā)展,人們對數(shù)字存儲示波器的性能要求也越來越高。希望數(shù)字存儲示波器(DSO)能夠具有較高的波形捕獲率,高質(zhì)量地顯示波形細(xì)節(jié),以便對問題進(jìn)行分析。這就對數(shù)字存儲示波器的輸入帶寬、實時采樣率、存儲深度提出了更高的要求。現(xiàn)在,ADC及存儲器件(特別是成熟的DDR2 SDRAM存儲技術(shù))的發(fā)展,都支持著數(shù)字存儲示波器向著高采樣率、深存儲等技術(shù)方向發(fā)展。使得研發(fā)高性能的數(shù)字存儲示波器成為可能并且十分必要,于是,對2Gsps數(shù)字存
2、儲示波器進(jìn)行研發(fā)。
當(dāng)今世界瞬息萬變,科學(xué)技術(shù)的不斷發(fā)展加速了電子產(chǎn)品的更新?lián)Q代。作為重要測量工具的數(shù)字存儲示波器,如何提高儀器的測試性能、縮短研發(fā)周期也變得十分重要。
于是,采用模塊化設(shè)計的思想針對“2Gsps數(shù)字存儲示波器”項目,設(shè)計了基于DSO的高性能數(shù)據(jù)采集板,對基于DDR2 SDRAM的DSO大容量存儲技術(shù)進(jìn)行研究并實現(xiàn)其功能。通過和其它模塊(如主控板、通道板、時鐘源、LCD及鍵盤等)組合成一臺高性能的數(shù)字
3、存儲示波器。
本文根據(jù)DSO的數(shù)據(jù)存儲特點并結(jié)合DDR2 SDRAM存儲技術(shù),設(shè)計出適用于DSO采集控制系統(tǒng)及DDR2 SDRAM存儲模塊。實現(xiàn)了對數(shù)字存儲示波器的雙通道,每通道2Gsps*8bit數(shù)據(jù)流的波形數(shù)據(jù)以600Mbps*32bit的傳輸率在DDR2內(nèi)存條中的無縫存儲,每通道256MB的存儲深度。
完成數(shù)據(jù)采集控制系統(tǒng)與主控板控制系統(tǒng)(以DSP-BF531或DSP-BF561為控制核心)的接口模塊設(shè)計,完成
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于DDR2的DSO大容量存儲研究.pdf
- DDR2 SDRAM在高端數(shù)字存儲示波器中的應(yīng)用.pdf
- 適用于DDR SDRAM和DDR2 SDRAM的控制器的設(shè)計.pdf
- 基于Spartan-3 FPGA的DDR2 SDRAM存儲器接口設(shè)計.pdf
- 基于DDR2 SDRAM的任意波形發(fā)生模塊設(shè)計.pdf
- 基于FPGA的DDR2 SDRAM控制器設(shè)計.pdf
- DDR2 SDRAM控制器的研究與實現(xiàn).pdf
- DDR2 SDRAM控制器的設(shè)計與驗證.pdf
- 基于DDR的大容量高速存儲裝置研究.pdf
- Gzip中的DDR2 SDRAM控制器的設(shè)計.pdf
- 基于FPGA的DDR2 SDRAM UDIMM內(nèi)存故障注入工具的設(shè)計.pdf
- DDR2 SDRAM控制器物理層主從控制DLL的設(shè)計.pdf
- 基于DDRⅡ的高速大容量數(shù)據(jù)存儲板及其程序設(shè)計.pdf
- 基于雙PLB總線DDR2存儲控制器的設(shè)計與驗證.pdf
- sdram 與ddr
- 基于QDRⅡ的存儲技術(shù)在DSO中的應(yīng)用.pdf
- 基于fpga的ddr2存儲器控制器設(shè)計-河北科技大學(xué).
- 基于h.264視頻解碼器ddr2存儲器接口的設(shè)計與驗證
- DDR2在腫瘤低氧適應(yīng)中的作用研究.pdf
- 基于閃存的星載高速大容量存儲技術(shù)的研究.pdf
評論
0/150
提交評論