

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、在1962年R.G.Gallager提出了一種迄今為止最接近于香農限的信道糾錯碼——低密度奇偶校驗碼。它有很強的硬件實用性,這是因為它有易于并行實現(xiàn)和譯碼復雜度低的特點。
通常大部分的基于最小和算法的LDPC譯碼器都包括:中心控制器、數(shù)據(jù)移位器、校驗運算單元、變量節(jié)點信息存儲器和校驗節(jié)點信息存儲器。其中校驗運算單元、變量節(jié)點信息存儲器和校驗節(jié)點信息存儲器構成了整個譯碼器的數(shù)據(jù)通道。該數(shù)據(jù)通道將在整個譯碼器的迭代譯碼過程中重復使
2、用,因此對其進行優(yōu)化可以較大程度的提高整個譯碼器的性能。
本文設計了一種改進的校驗運算單元VLSI結構,最小值計算模塊是其中的關鍵模塊。該模塊針對已有結構,通過減小電路的邏輯級數(shù)提高了運算速度,從而提高了整個譯碼器的時鐘頻率;通過對最小值計算模塊結果的重新定義,減少了在迭代運算中所需要存儲的數(shù)據(jù),從而減少了存儲器的大小,并且當在最小值計算模塊中使用一級流水線技術時,改進的結構與已有的結構相比可以減少60%左右的中間數(shù)據(jù)寄存,更
3、大程度的減小了整個最小和算法 LDPC譯碼器數(shù)據(jù)通道的面積。
在硬件實現(xiàn)方面,本文同時對已有結構和改進后結構的最小和算法 LDPC譯碼器的數(shù)據(jù)通道采用Verilog HDL語言進行了硬件實現(xiàn),隨后構建了整個譯碼器結構及仿真驗證平臺,并在NC-Sim Simulator中對其進行了功能驗證,最后完成整個的電路設計,給出了Synopsys Design Compile和Xilinx ISE10.1環(huán)境下的分析報告。改進后的整個譯碼
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 一種DSP數(shù)據(jù)通路的設計實現(xiàn).pdf
- 一種低復雜度ldpc譯碼器的計與實現(xiàn)
- 一種基于ASIC的超高速QC-LDPC編譯碼器設計與實現(xiàn).pdf
- LDPC譯碼算法研究及譯碼器實現(xiàn).pdf
- 一種基于FPGA的180度并行水平分層LDPC譯碼器的設計與實現(xiàn).pdf
- 基于并行分層譯碼算法的LDPC譯碼器設計.pdf
- 基于FPGA的LDPC譯碼器設計與實現(xiàn).pdf
- 基于概率計算的LDPC譯碼器設計與實現(xiàn).pdf
- 多模式LDPC譯碼器算法研究和VLSI實現(xiàn).pdf
- 基于EMS算法的多元LDPC碼譯碼器設計與FPGA實現(xiàn).pdf
- 基于LDPC碼自適應譯碼器設計與實現(xiàn).pdf
- 一種多模式Viterbi譯碼器的設計與實現(xiàn).pdf
- LDPC碼編譯碼器的設計與實現(xiàn).pdf
- 基于FPGA的LDPC譯碼器設計.pdf
- 一種765并行度二相置信傳播QC-LDPC譯碼器的設計與實現(xiàn).pdf
- 高速LDPC譯碼器的設計及實現(xiàn).pdf
- LDPC碼譯碼器的研究與實現(xiàn).pdf
- 基于FPGA的LDPC碼高速譯碼器的設計與實現(xiàn).pdf
- 基于CMMB系統(tǒng)的LDPC譯碼器的設計與實現(xiàn).pdf
- 高速率LDPC編譯碼器設計與實現(xiàn).pdf
評論
0/150
提交評論