版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、在整個(gè)廣泛的集成電路產(chǎn)業(yè)中,幾乎每一個(gè)SoC內(nèi)部都集成和應(yīng)用了一款CPU。由于CPU設(shè)計(jì)技術(shù)的復(fù)雜性和高度保密性,商業(yè)化處理器及其IP核價(jià)格昂貴,同時(shí),很少有公開(kāi)的資料對(duì)內(nèi)部邏輯實(shí)現(xiàn)進(jìn)行詳細(xì)介紹,若作為積累CPU設(shè)計(jì)經(jīng)驗(yàn)、降低設(shè)計(jì)成本和技術(shù)門檻的研究對(duì)象不太適合。如果選擇開(kāi)源的CPU系列,會(huì)有較為完整的資料,這樣的CPU目前也有不少,比如OpenRISC和LEON等,這里我們選擇OpenRISC OR1200作為我們研究的對(duì)象。
2、 OR1200是開(kāi)放源代碼處理器,為OpenCores組織基于GPL協(xié)議提供,其性能可以為一般的嵌入式系統(tǒng)使用。同時(shí)OpenCores組織和部分開(kāi)源愛(ài)好者提供了比較完整的開(kāi)放源代碼IP核、開(kāi)發(fā)資料供研究人員使用。
本論文先介紹計(jì)算機(jī)體系結(jié)構(gòu)的基礎(chǔ)內(nèi)容,闡述計(jì)算機(jī)體系結(jié)構(gòu)對(duì)嵌入式處理器設(shè)計(jì)和測(cè)試的重要性,主要為硬件和軟件功能的劃分,確定硬件和軟件的分界。了解嵌入式處理器設(shè)計(jì)應(yīng)考慮成本、價(jià)格和發(fā)展趨勢(shì),性能評(píng)估及基準(zhǔn)測(cè)試程序。有
3、助于軟件程序設(shè)計(jì)人員編寫出高質(zhì)量程序,處理器設(shè)計(jì)人員能提供軟件開(kāi)發(fā)更好的設(shè)計(jì)架構(gòu)確保其正常高效運(yùn)行。
本論文研究了OpenRISC的地址與尋址方式、指令集和指令格式,流水線等內(nèi)容,詳細(xì)研究了OR1200核心、Cache、MMU、DEBUG等組成的處理器最核心架構(gòu),各設(shè)計(jì)單元功能之間的數(shù)據(jù)交互和處理方式,掌握典型處理器獨(dú)立工作、軟件調(diào)試等整體系統(tǒng)的設(shè)計(jì)能力。
本論文對(duì)Wishbone總線協(xié)議及互連類型詳細(xì)分析。Wish
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于openrisc120032位cpu的minisoc系統(tǒng)設(shè)計(jì)和軟硬件驗(yàn)證
- 基于OpenRISC1200的SoC系統(tǒng)搭建及LDPC整合驗(yàn)證.pdf
- OpenRISC1200處理器的研究和驗(yàn)證.pdf
- 基于OpenRISC的音頻解碼器軟硬件協(xié)同設(shè)計(jì).pdf
- MPEG-SOC中CPU子系統(tǒng)的設(shè)計(jì)及軟硬件協(xié)同驗(yàn)證的研究.pdf
- 基于IEEE1394的SoC軟硬件協(xié)同設(shè)計(jì)和驗(yàn)證.pdf
- 基于USB接口的軟硬件協(xié)同驗(yàn)證平臺(tái)設(shè)計(jì).pdf
- 基于FPGA和ISS的軟硬件協(xié)同驗(yàn)證技術(shù).pdf
- 基于多操作系統(tǒng)的SoC軟硬件協(xié)同設(shè)計(jì)驗(yàn)證.pdf
- 基于openRISC1200的三相SPWM信號(hào)產(chǎn)生系統(tǒng)的SoC設(shè)計(jì).pdf
- SoC軟硬件協(xié)同驗(yàn)證系統(tǒng)前端系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- SoC軟硬件協(xié)同設(shè)計(jì)系統(tǒng)級(jí)驗(yàn)證方法研究.pdf
- 32位MIPS處理器研究及其軟硬件建模.pdf
- 基于TigerX驗(yàn)證平臺(tái)的軟硬件協(xié)同驗(yàn)證方法研究.pdf
- 軟硬件協(xié)同驗(yàn)證平臺(tái)的設(shè)計(jì)與研究.pdf
- 基于SKYEYE和GEMINI創(chuàng)建軟硬件協(xié)同驗(yàn)證開(kāi)發(fā)環(huán)境.pdf
- SOC軟硬件聯(lián)合仿真驗(yàn)證系統(tǒng)研究.pdf
- 基于ISS的軟硬件協(xié)同驗(yàn)證技術(shù)研究.pdf
- 基于軟硬件協(xié)同仿真的IP核驗(yàn)證平臺(tái)的設(shè)計(jì).pdf
- SOC軟硬件協(xié)同驗(yàn)證系統(tǒng)方案設(shè)計(jì)及其實(shí)驗(yàn)驗(yàn)證研究.pdf
評(píng)論
0/150
提交評(píng)論