

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、PDP(等離子平板顯示器)驅(qū)動芯片是PDP系統(tǒng)不可缺少的組成部分,在整個。PDP系統(tǒng)的成本中,PDP驅(qū)動芯片超過了1/3,因此保證PDP驅(qū)動芯片的性能和可靠性尤其重要。在影響PDP驅(qū)動芯片性能和可靠性的因素中有一個重要的方面就是:ESD(靜電泄放)。由于PDP驅(qū)動芯片是一種功率集成電路,為此本課題的研究任務(wù)就是研究功率集成電路中的ESD現(xiàn)象,并根據(jù)功率集成電路的電路結(jié)構(gòu)以及制造工藝設(shè)計(jì)實(shí)際可行的ESD保護(hù)電路。 本論文分析了功率
2、集成電路的結(jié)構(gòu)以及普通集成電路中的ESD現(xiàn)象和采取的各種ESD保護(hù)電路,并分析了ESD對功率集成電路各個部分產(chǎn)生的影響;根據(jù)功率集成電路的結(jié)構(gòu)和制造工藝,并基于普通集成電路的ESD保護(hù)措施,設(shè)計(jì)出了適用于PDP驅(qū)動芯片的各部分保護(hù)電路:輸入部分的ESD保護(hù)電路、電源和地之間的ESD保護(hù)電路、高低壓接口電路的ESD處理電路。由于電源和地之間ESD保護(hù)電路的重要性,本論文重點(diǎn)分析了低壓電源和地之間ESD保護(hù)電路的工作原理和各項(xiàng)參數(shù)的影響,詳
3、細(xì)設(shè)計(jì)了保護(hù)電路的結(jié)構(gòu)和各個器件參數(shù),并使用Hspice對保護(hù)電路中的各項(xiàng)參數(shù)進(jìn)行了模擬;之后給出了另一種電源和地之間ESD保護(hù)電路的設(shè)計(jì)過程和軟件模擬。本論文使用Tusprem-4和MEDICI模擬了高壓器件在雪崩擊穿之后的電壓、電流和電場分布特性,從而得出高壓器件本身可以承受一定ESD脈沖的結(jié)論。在確定了各個部分的ESD保護(hù)電路結(jié)構(gòu)后,本論文提出了在ESD保護(hù)電路版圖設(shè)計(jì)上需要注意的幾個問題,并根據(jù)這些注意事項(xiàng)設(shè)計(jì)出了對應(yīng)各個保護(hù)電
4、路的版圖。 本論文所設(shè)計(jì)的ESD保護(hù)電路作為PDP驅(qū)動芯片的一部分分別在無錫華潤上華半導(dǎo)體有限公司和上海貝嶺股份有限公司進(jìn)行了數(shù)次流水,并且在芯片封裝后在宜碩(上海)科技有限公司進(jìn)行了ESD測試。根據(jù)芯片的ESD測試結(jié)果以及對測試結(jié)果的分析,本論文在ESD保護(hù)電路和版圖上作了進(jìn)一步修改,最終在第二次測試中基本通過了全芯片的2KV(人體模式)ESD測試,芯片部分管腳甚至通過了4KV(人體模型)ESD測試;在進(jìn)一步修改之后,相信可以
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- CMOS集成電路ESD保護(hù)研究.pdf
- cmos集成電路中的esd保護(hù)
- CMOS集成電路ESD研究.pdf
- CMOS集成電路ESD保護(hù)技術(shù)的研究和設(shè)計(jì).pdf
- 集成電路ESD失效機(jī)理和ESD防護(hù)電路研究.pdf
- 高速混合信號集成電路ESD保護(hù)技術(shù).pdf
- 集成電路中ESD防護(hù)研究.pdf
- 納米集成電路ESD防護(hù)研究.pdf
- CMOS集成電路的ESD防護(hù)研究.pdf
- 集成電路靜電放電(ESD)保護(hù)器件及其保護(hù)機(jī)理的研究.pdf
- 集成電路的ESD防護(hù)技術(shù)研究.pdf
- 集成電路新型ESD防護(hù)器件研究.pdf
- 集成電路的典型ESD防護(hù)設(shè)計(jì)研究.pdf
- CMOS集成電路片內(nèi)ESD保護(hù)結(jié)構(gòu)研究與物理實(shí)現(xiàn).pdf
- 射頻集成電路的ESD防護(hù)技術(shù)研究.pdf
- 集成電路ESD防護(hù)低壓器件的仿真研究.pdf
- 集成電路系統(tǒng)級ESD防護(hù)研究.pdf
- 功率集成電路中高壓ESD防護(hù)表面電流抑制模型與器件研究.pdf
- 集成電路的老化預(yù)測與ESD防護(hù)研究.pdf
- 高壓功率集成電路防靜電保護(hù)芯片的研究.pdf
評論
0/150
提交評論