RS編譯碼的FPGA實現(xiàn)研究.pdf_第1頁
已閱讀1頁,還剩66頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、RS(Reed-Solomon)碼是差錯控制領域中一類重要的線性分組碼,由于其出眾的糾錯能力,因而被廣泛地應用于各種差錯控制系統(tǒng)中,以滿足對數據傳輸通道可靠性的要求。 本文重點研究RS碼的編譯碼方法以及基于FPGA(FieldProgrammableGateArray)的RS碼實現(xiàn)方法。對所設計的硬件系統(tǒng)的主要性能指標進行了仿真及實際功能測試,并給出了功能仿真波形圖和實際測試的結果。 國內RS編碼譯碼用FPGA來實現(xiàn)還沒

2、有較成熟的產品,用定制的RS編碼芯片或可編程的數字信號處理(DSP)芯片的實現(xiàn)方案都有各自的局限,無法普遍嵌入設計系統(tǒng)中。這就需要我們研究出比較通用的實現(xiàn)方法。 本文的主要工作和創(chuàng)新:1)采用現(xiàn)場可編程門陣列(FPGA)實現(xiàn)了RS碼的編碼和譯碼。2)對大運算量環(huán)節(jié)進行改進,不僅減少了邏輯單元的占用量,而且速度上也得到提高,這是本論文創(chuàng)新之一。3)軟件上用VHDL語言實現(xiàn)RS編碼譯碼,包括伽羅瓦(Galoias)域內的乘法器設計,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論