

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、GPS系統(tǒng)芯片是利用GPS基本原理設(shè)計(jì)而成的全天候?qū)崟r(shí)定位導(dǎo)航設(shè)備。近年來隨著集成電路的快速發(fā)展,基于GPS系統(tǒng)芯片的相關(guān)產(chǎn)品已經(jīng)成為常見且十分重要的一類消費(fèi)性電子產(chǎn)品,廣泛應(yīng)用于諸多領(lǐng)域。因?yàn)榧呻娐泛蠖嗽O(shè)計(jì)的優(yōu)劣直接影響其性能、成本、功耗及流片的成功率,所以,GPS系統(tǒng)芯片的后端設(shè)計(jì)十分重要。本文使用Synopsys公司的Design Compiler工具、Onespin公司的CVE工具、Magma公司的版圖設(shè)計(jì)軟件Blast Fu
2、sion以及Mentor Graphics公司的Calibre軟件,詳細(xì)地介紹了GPS系統(tǒng)芯片的后端設(shè)計(jì)與驗(yàn)證過程。本論文的研究?jī)?nèi)容主要包括以下幾個(gè)部分: 1.根據(jù)邏輯綜合原理采用自底而上的設(shè)計(jì)方法,結(jié)合綜合設(shè)計(jì)約束,使用Synopsys公司的Design Compiler工具完成該GPS系統(tǒng)芯片的邏輯綜合。根據(jù)等價(jià)性驗(yàn)證原理采用Onespin公司的CVE工具完成GPS系統(tǒng)芯片的等價(jià)性驗(yàn)證。 2.使用Magma公司的版圖
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- GPS基帶芯片的可測(cè)性設(shè)計(jì)和后端設(shè)計(jì).pdf
- 無線局域網(wǎng)芯片的后端設(shè)計(jì)及驗(yàn)證.pdf
- 49248.gps基帶芯片的系統(tǒng)級(jí)功能驗(yàn)證
- 基于FPGA的GPS芯片驗(yàn)證與實(shí)現(xiàn)研究.pdf
- 基于JTAG的GPS基帶芯片可測(cè)性設(shè)計(jì)及后端實(shí)現(xiàn).pdf
- 數(shù)字音頻處理器芯片XD2309的后端設(shè)計(jì)與驗(yàn)證.pdf
- 基于GPS衛(wèi)星信號(hào)的秒級(jí)精度授時(shí)芯片設(shè)計(jì)——數(shù)字后端設(shè)計(jì).pdf
- 基于低功耗技術(shù)的GPS-北斗Ⅱ雙?;鶐酒脑O(shè)計(jì)與驗(yàn)證.pdf
- JC2865芯片的后端設(shè)計(jì)與實(shí)現(xiàn).pdf
- 雷達(dá)信號(hào)處理通用芯片驗(yàn)證系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 10G-EPON OLT芯片驗(yàn)證系統(tǒng)的設(shè)計(jì)與測(cè)試.pdf
- 數(shù)字、數(shù)?;旌闲酒脑O(shè)計(jì)與驗(yàn)證.pdf
- DAB+基帶解碼芯片的功能驗(yàn)證系統(tǒng)設(shè)計(jì)及功能驗(yàn)證.pdf
- 圖形處理芯片的研究與設(shè)計(jì)驗(yàn)證.pdf
- MSTP芯片的系統(tǒng)級(jí)設(shè)計(jì)及FPGA驗(yàn)證.pdf
- 基于SOCEncounter的ASIC芯片后端設(shè)計(jì)研究.pdf
- NFC防偽芯片設(shè)計(jì)與FPGA驗(yàn)證.pdf
- 手機(jī)基帶芯片中系統(tǒng)功耗控制模塊的設(shè)計(jì)與驗(yàn)證.pdf
- FPGA芯片內(nèi)部系統(tǒng)控制與配置電路模塊的設(shè)計(jì)與驗(yàn)證.pdf
- SAR ADC的研究及芯片設(shè)計(jì)與驗(yàn)證.pdf
評(píng)論
0/150
提交評(píng)論