一種用于12位40 MHz流水線ADC的采樣保持電路的研究與設計.pdf_第1頁
已閱讀1頁,還剩58頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、目前流水線型ADC因其較高的速度、高精度和較低的功耗被廣泛應用于各類便攜式視頻設備及無線通信設備中。而采樣保持做為流水線型ADC的最前端部分,其速度、精度和功耗將決定著整體ADC的性能。因而研究設計好高速高精度采樣保持電路對于設計流水線型ADC有著至關重要的作用。 本文首先介紹了采樣保持電路的工作原理、性能指標和誤差來源,然后分別針對采樣保持電路的各個關鍵模塊做了詳細的研究和分析。 基于對采樣保持的深入研究和探討,最終我

2、們的采樣保持電路的設計方案如下:1、整體采樣保持結構采用的是全差分的電容翻轉式結構,這是因為全差分結構可以很好的抑制來自襯底的共模噪聲,降低各種非線性因素引入的失真,其缺點是版圖更復雜,且需要共模反饋電路來穩(wěn)定輸出共模,而電容翻轉式結構有較小的噪聲和功耗,并且電容翻轉型結構沒有電容匹配的問題,不會產(chǎn)生由于電容的不匹配而導致的增益誤差;2、輸入采樣開關采用的是帶啞元補償管的柵壓自舉開關,減小了采樣開關的導通電阻以及由于MOS開關導通電阻的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論